1 /******************************************************************************
2  *
3  * Copyright (C) 2022-2023 Maxim Integrated Products, Inc. (now owned by
4  * Analog Devices, Inc.),
5  * Copyright (C) 2023-2024 Analog Devices, Inc.
6  *
7  * Licensed under the Apache License, Version 2.0 (the "License");
8  * you may not use this file except in compliance with the License.
9  * You may obtain a copy of the License at
10  *
11  *     http://www.apache.org/licenses/LICENSE-2.0
12  *
13  * Unless required by applicable law or agreed to in writing, software
14  * distributed under the License is distributed on an "AS IS" BASIS,
15  * WITHOUT WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.
16  * See the License for the specific language governing permissions and
17  * limitations under the License.
18  *
19  ******************************************************************************/
20 
21 /* **** Includes **** */
22 #include <stddef.h>
23 #include "mxc_device.h"
24 #include "mxc_assert.h"
25 #include "gpio.h"
26 #include "gpio_reva.h"
27 #include "gpio_common.h"
28 #include "mxc_sys.h"
29 
30 /* **** Functions **** */
31 
MXC_GPIO_Init(uint32_t portmask)32 int MXC_GPIO_Init(uint32_t portmask)
33 {
34     if (portmask & MXC_GPIO_PORT_0) {
35         MXC_SYS_ClockEnable(MXC_SYS_PERIPH_CLOCK_GPIO0);
36     }
37 
38     if (portmask & MXC_GPIO_PORT_1) {
39         MXC_SYS_ClockEnable(MXC_SYS_PERIPH_CLOCK_GPIO1);
40     }
41 
42     return MXC_GPIO_Common_Init(portmask);
43 }
44 
MXC_GPIO_Shutdown(uint32_t portmask)45 int MXC_GPIO_Shutdown(uint32_t portmask)
46 {
47     if (portmask & MXC_GPIO_PORT_0) {
48         MXC_SYS_ClockDisable(MXC_SYS_PERIPH_CLOCK_GPIO0);
49     }
50 
51     if (portmask & MXC_GPIO_PORT_1) {
52         MXC_SYS_ClockDisable(MXC_SYS_PERIPH_CLOCK_GPIO1);
53     }
54 
55     return E_NO_ERROR;
56 }
57 
MXC_GPIO_Reset(uint32_t portmask)58 int MXC_GPIO_Reset(uint32_t portmask)
59 {
60     if (portmask & MXC_GPIO_PORT_0) {
61         MXC_SYS_Reset_Periph(MXC_SYS_RESET0_GPIO0);
62     }
63 
64     if (portmask & MXC_GPIO_PORT_1) {
65         MXC_SYS_Reset_Periph(MXC_SYS_RESET0_GPIO1);
66     }
67 
68     return E_NO_ERROR;
69 }
70 
MXC_GPIO_Config(const mxc_gpio_cfg_t * cfg)71 int MXC_GPIO_Config(const mxc_gpio_cfg_t *cfg)
72 {
73     int port, error;
74     mxc_gpio_regs_t *gpio = cfg->port;
75 
76     port = MXC_GPIO_GET_IDX(cfg->port);
77     MXC_GPIO_Init(1 << port);
78 
79     // Configure alternate function
80     error = MXC_GPIO_RevA_SetAF((mxc_gpio_reva_regs_t *)gpio, cfg->func, cfg->mask);
81     if (error != E_NO_ERROR) {
82         return error;
83     }
84 
85     // Configure the pad
86     switch (cfg->pad) {
87     case MXC_GPIO_PAD_NONE:
88         gpio->padctrl0 &= ~cfg->mask;
89         break;
90 
91     case MXC_GPIO_PAD_PULL_UP:
92         gpio->padctrl0 |= cfg->mask;
93         gpio->ps |= cfg->mask;
94         break;
95 
96     case MXC_GPIO_PAD_PULL_DOWN:
97         gpio->padctrl0 |= cfg->mask;
98         gpio->ps &= ~cfg->mask;
99         break;
100 
101     default:
102         return E_BAD_PARAM;
103     }
104 
105     // Configure the drive strength
106     if (cfg->func == MXC_GPIO_FUNC_IN) {
107         return E_NO_ERROR;
108     } else {
109         return MXC_GPIO_SetDriveStrength(gpio, cfg->drvstr, cfg->mask);
110     }
111 }
112 
MXC_GPIO_InGet(mxc_gpio_regs_t * port,uint32_t mask)113 uint32_t MXC_GPIO_InGet(mxc_gpio_regs_t *port, uint32_t mask)
114 {
115     return MXC_GPIO_RevA_InGet((mxc_gpio_reva_regs_t *)port, mask);
116 }
117 
MXC_GPIO_OutSet(mxc_gpio_regs_t * port,uint32_t mask)118 void MXC_GPIO_OutSet(mxc_gpio_regs_t *port, uint32_t mask)
119 {
120     MXC_GPIO_RevA_OutSet((mxc_gpio_reva_regs_t *)port, mask);
121 }
122 
MXC_GPIO_OutClr(mxc_gpio_regs_t * port,uint32_t mask)123 void MXC_GPIO_OutClr(mxc_gpio_regs_t *port, uint32_t mask)
124 {
125     MXC_GPIO_RevA_OutClr((mxc_gpio_reva_regs_t *)port, mask);
126 }
127 
MXC_GPIO_OutGet(mxc_gpio_regs_t * port,uint32_t mask)128 uint32_t MXC_GPIO_OutGet(mxc_gpio_regs_t *port, uint32_t mask)
129 {
130     return MXC_GPIO_RevA_OutGet((mxc_gpio_reva_regs_t *)port, mask);
131 }
132 
MXC_GPIO_OutPut(mxc_gpio_regs_t * port,uint32_t mask,uint32_t val)133 void MXC_GPIO_OutPut(mxc_gpio_regs_t *port, uint32_t mask, uint32_t val)
134 {
135     MXC_GPIO_RevA_OutPut((mxc_gpio_reva_regs_t *)port, mask, val);
136 }
137 
MXC_GPIO_OutToggle(mxc_gpio_regs_t * port,uint32_t mask)138 void MXC_GPIO_OutToggle(mxc_gpio_regs_t *port, uint32_t mask)
139 {
140     MXC_GPIO_RevA_OutToggle((mxc_gpio_reva_regs_t *)port, mask);
141 }
142 
MXC_GPIO_IntConfig(const mxc_gpio_cfg_t * cfg,mxc_gpio_int_pol_t pol)143 int MXC_GPIO_IntConfig(const mxc_gpio_cfg_t *cfg, mxc_gpio_int_pol_t pol)
144 {
145     return MXC_GPIO_RevA_IntConfig(cfg, pol);
146 }
147 
MXC_GPIO_EnableInt(mxc_gpio_regs_t * port,uint32_t mask)148 void MXC_GPIO_EnableInt(mxc_gpio_regs_t *port, uint32_t mask)
149 {
150     MXC_GPIO_RevA_EnableInt((mxc_gpio_reva_regs_t *)port, mask);
151 }
152 
MXC_GPIO_DisableInt(mxc_gpio_regs_t * port,uint32_t mask)153 void MXC_GPIO_DisableInt(mxc_gpio_regs_t *port, uint32_t mask)
154 {
155     MXC_GPIO_RevA_DisableInt((mxc_gpio_reva_regs_t *)port, mask);
156 }
157 
MXC_GPIO_RegisterCallback(const mxc_gpio_cfg_t * cfg,mxc_gpio_callback_fn func,void * cbdata)158 void MXC_GPIO_RegisterCallback(const mxc_gpio_cfg_t *cfg, mxc_gpio_callback_fn func, void *cbdata)
159 {
160     MXC_GPIO_Common_RegisterCallback(cfg, func, cbdata);
161 }
162 
MXC_GPIO_Handler(unsigned int port)163 void MXC_GPIO_Handler(unsigned int port)
164 {
165     MXC_GPIO_Common_Handler(port);
166 }
167 
MXC_GPIO_ClearFlags(mxc_gpio_regs_t * port,uint32_t flags)168 void MXC_GPIO_ClearFlags(mxc_gpio_regs_t *port, uint32_t flags)
169 {
170     MXC_GPIO_RevA_ClearFlags((mxc_gpio_reva_regs_t *)port, flags);
171 }
172 
MXC_GPIO_GetFlags(mxc_gpio_regs_t * port)173 uint32_t MXC_GPIO_GetFlags(mxc_gpio_regs_t *port)
174 {
175     return MXC_GPIO_RevA_GetFlags((mxc_gpio_reva_regs_t *)port);
176 }
177 
MXC_GPIO_SetVSSEL(mxc_gpio_regs_t * port,mxc_gpio_vssel_t vssel,uint32_t mask)178 int MXC_GPIO_SetVSSEL(mxc_gpio_regs_t *port, mxc_gpio_vssel_t vssel, uint32_t mask)
179 {
180     return E_NOT_SUPPORTED;
181 }
182 
MXC_GPIO_SetWakeEn(mxc_gpio_regs_t * port,uint32_t mask)183 void MXC_GPIO_SetWakeEn(mxc_gpio_regs_t *port, uint32_t mask)
184 {
185     MXC_GPIO_RevA_SetWakeEn((mxc_gpio_reva_regs_t *)port, mask);
186 }
187 
MXC_GPIO_ClearWakeEn(mxc_gpio_regs_t * port,uint32_t mask)188 void MXC_GPIO_ClearWakeEn(mxc_gpio_regs_t *port, uint32_t mask)
189 {
190     MXC_GPIO_RevA_ClearWakeEn((mxc_gpio_reva_regs_t *)port, mask);
191 }
192 
MXC_GPIO_GetWakeEn(mxc_gpio_regs_t * port)193 uint32_t MXC_GPIO_GetWakeEn(mxc_gpio_regs_t *port)
194 {
195     return MXC_GPIO_RevA_GetWakeEn((mxc_gpio_reva_regs_t *)port);
196 }
197 
MXC_GPIO_SetDriveStrength(mxc_gpio_regs_t * port,mxc_gpio_drvstr_t drvstr,uint32_t mask)198 int MXC_GPIO_SetDriveStrength(mxc_gpio_regs_t *port, mxc_gpio_drvstr_t drvstr, uint32_t mask)
199 {
200     return MXC_GPIO_RevA_SetDriveStrength((mxc_gpio_reva_regs_t *)port, drvstr, mask);
201 }
202