1 /******************************************************************************
2  *
3  * Copyright (C) 2022-2023 Maxim Integrated Products, Inc. (now owned by
4  * Analog Devices, Inc.),
5  * Copyright (C) 2023-2024 Analog Devices, Inc.
6  *
7  * Licensed under the Apache License, Version 2.0 (the "License");
8  * you may not use this file except in compliance with the License.
9  * You may obtain a copy of the License at
10  *
11  *     http://www.apache.org/licenses/LICENSE-2.0
12  *
13  * Unless required by applicable law or agreed to in writing, software
14  * distributed under the License is distributed on an "AS IS" BASIS,
15  * WITHOUT WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.
16  * See the License for the specific language governing permissions and
17  * limitations under the License.
18  *
19  ******************************************************************************/
20 
21 /* **** Includes **** */
22 #include <stddef.h>
23 #include "mxc_device.h"
24 #include "mxc_assert.h"
25 #include "gpio.h"
26 #include "gpio_reva.h"
27 #include "gpio_common.h"
28 #include "mxc_sys.h"
29 
30 /* **** Functions **** */
31 
MXC_GPIO_Init(uint32_t portmask)32 int MXC_GPIO_Init(uint32_t portmask)
33 {
34     if (portmask & MXC_GPIO_PORT_0) {
35         MXC_SYS_ClockEnable(MXC_SYS_PERIPH_CLOCK_GPIO0);
36     }
37 
38     if (portmask & MXC_GPIO_PORT_1) {
39         MXC_SYS_ClockEnable(MXC_SYS_PERIPH_CLOCK_GPIO1);
40     }
41 
42     return MXC_GPIO_Common_Init(portmask);
43 }
44 
MXC_GPIO_Shutdown(uint32_t portmask)45 int MXC_GPIO_Shutdown(uint32_t portmask)
46 {
47     if (portmask & MXC_GPIO_PORT_0) {
48         MXC_SYS_ClockDisable(MXC_SYS_PERIPH_CLOCK_GPIO0);
49     }
50 
51     if (portmask & MXC_GPIO_PORT_1) {
52         MXC_SYS_ClockDisable(MXC_SYS_PERIPH_CLOCK_GPIO1);
53     }
54 
55     return E_NO_ERROR;
56 }
57 
MXC_GPIO_Reset(uint32_t portmask)58 int MXC_GPIO_Reset(uint32_t portmask)
59 {
60     if (portmask & MXC_GPIO_PORT_0) {
61         MXC_SYS_Reset_Periph(MXC_SYS_RESET0_GPIO0);
62     }
63 
64     if (portmask & MXC_GPIO_PORT_1) {
65         MXC_SYS_Reset_Periph(MXC_SYS_RESET0_GPIO1);
66     }
67 
68     return E_NO_ERROR;
69 }
70 
MXC_GPIO_Config(const mxc_gpio_cfg_t * cfg)71 int MXC_GPIO_Config(const mxc_gpio_cfg_t *cfg)
72 {
73     int error;
74     mxc_gpio_regs_t *gpio = cfg->port;
75 
76     // Configure alternate function
77     error = MXC_GPIO_RevA_SetAF((mxc_gpio_reva_regs_t *)gpio, cfg->func, cfg->mask);
78 
79     if (error != E_NO_ERROR) {
80         return error;
81     }
82 
83     // Configure the pad
84     switch (cfg->pad) {
85     case MXC_GPIO_PAD_NONE:
86         gpio->padctrl0 &= ~cfg->mask;
87         break;
88 
89     case MXC_GPIO_PAD_PULL_UP:
90         gpio->padctrl0 |= cfg->mask;
91         gpio->ps |= cfg->mask;
92         break;
93 
94     case MXC_GPIO_PAD_PULL_DOWN:
95         gpio->padctrl0 |= cfg->mask;
96         gpio->ps &= ~cfg->mask;
97         break;
98 
99     default:
100         return E_BAD_PARAM;
101     }
102 
103     // Configure the drive strength
104     if (cfg->func == MXC_GPIO_FUNC_IN) {
105         return E_NO_ERROR;
106     } else {
107         return MXC_GPIO_SetDriveStrength(gpio, cfg->drvstr, cfg->mask);
108     }
109 }
110 
MXC_GPIO_InGet(mxc_gpio_regs_t * port,uint32_t mask)111 uint32_t MXC_GPIO_InGet(mxc_gpio_regs_t *port, uint32_t mask)
112 {
113     return MXC_GPIO_RevA_InGet((mxc_gpio_reva_regs_t *)port, mask);
114 }
115 
MXC_GPIO_OutSet(mxc_gpio_regs_t * port,uint32_t mask)116 void MXC_GPIO_OutSet(mxc_gpio_regs_t *port, uint32_t mask)
117 {
118     MXC_GPIO_RevA_OutSet((mxc_gpio_reva_regs_t *)port, mask);
119 }
120 
MXC_GPIO_OutClr(mxc_gpio_regs_t * port,uint32_t mask)121 void MXC_GPIO_OutClr(mxc_gpio_regs_t *port, uint32_t mask)
122 {
123     MXC_GPIO_RevA_OutClr((mxc_gpio_reva_regs_t *)port, mask);
124 }
125 
MXC_GPIO_OutGet(mxc_gpio_regs_t * port,uint32_t mask)126 uint32_t MXC_GPIO_OutGet(mxc_gpio_regs_t *port, uint32_t mask)
127 {
128     return MXC_GPIO_RevA_OutGet((mxc_gpio_reva_regs_t *)port, mask);
129 }
130 
MXC_GPIO_OutPut(mxc_gpio_regs_t * port,uint32_t mask,uint32_t val)131 void MXC_GPIO_OutPut(mxc_gpio_regs_t *port, uint32_t mask, uint32_t val)
132 {
133     MXC_GPIO_RevA_OutPut((mxc_gpio_reva_regs_t *)port, mask, val);
134 }
135 
MXC_GPIO_OutToggle(mxc_gpio_regs_t * port,uint32_t mask)136 void MXC_GPIO_OutToggle(mxc_gpio_regs_t *port, uint32_t mask)
137 {
138     MXC_GPIO_RevA_OutToggle((mxc_gpio_reva_regs_t *)port, mask);
139 }
140 
MXC_GPIO_IntConfig(const mxc_gpio_cfg_t * cfg,mxc_gpio_int_pol_t pol)141 int MXC_GPIO_IntConfig(const mxc_gpio_cfg_t *cfg, mxc_gpio_int_pol_t pol)
142 {
143     return MXC_GPIO_RevA_IntConfig(cfg, pol);
144 }
145 
MXC_GPIO_EnableInt(mxc_gpio_regs_t * port,uint32_t mask)146 void MXC_GPIO_EnableInt(mxc_gpio_regs_t *port, uint32_t mask)
147 {
148     MXC_GPIO_RevA_EnableInt((mxc_gpio_reva_regs_t *)port, mask);
149 }
150 
MXC_GPIO_DisableInt(mxc_gpio_regs_t * port,uint32_t mask)151 void MXC_GPIO_DisableInt(mxc_gpio_regs_t *port, uint32_t mask)
152 {
153     MXC_GPIO_RevA_DisableInt((mxc_gpio_reva_regs_t *)port, mask);
154 }
155 
MXC_GPIO_RegisterCallback(const mxc_gpio_cfg_t * cfg,mxc_gpio_callback_fn func,void * cbdata)156 void MXC_GPIO_RegisterCallback(const mxc_gpio_cfg_t *cfg, mxc_gpio_callback_fn func, void *cbdata)
157 {
158     MXC_GPIO_Common_RegisterCallback(cfg, func, cbdata);
159 }
160 
MXC_GPIO_Handler(unsigned int port)161 void MXC_GPIO_Handler(unsigned int port)
162 {
163     MXC_GPIO_Common_Handler(port);
164 }
165 
MXC_GPIO_ClearFlags(mxc_gpio_regs_t * port,uint32_t flags)166 void MXC_GPIO_ClearFlags(mxc_gpio_regs_t *port, uint32_t flags)
167 {
168     MXC_GPIO_RevA_ClearFlags((mxc_gpio_reva_regs_t *)port, flags);
169 }
170 
MXC_GPIO_GetFlags(mxc_gpio_regs_t * port)171 uint32_t MXC_GPIO_GetFlags(mxc_gpio_regs_t *port)
172 {
173     return MXC_GPIO_RevA_GetFlags((mxc_gpio_reva_regs_t *)port);
174 }
175 
MXC_GPIO_SetVSSEL(mxc_gpio_regs_t * port,mxc_gpio_vssel_t vssel,uint32_t mask)176 int MXC_GPIO_SetVSSEL(mxc_gpio_regs_t *port, mxc_gpio_vssel_t vssel, uint32_t mask)
177 {
178     return E_NOT_SUPPORTED;
179 }
180 
MXC_GPIO_SetWakeEn(mxc_gpio_regs_t * port,uint32_t mask)181 void MXC_GPIO_SetWakeEn(mxc_gpio_regs_t *port, uint32_t mask)
182 {
183     MXC_GPIO_RevA_SetWakeEn((mxc_gpio_reva_regs_t *)port, mask);
184 }
185 
MXC_GPIO_ClearWakeEn(mxc_gpio_regs_t * port,uint32_t mask)186 void MXC_GPIO_ClearWakeEn(mxc_gpio_regs_t *port, uint32_t mask)
187 {
188     MXC_GPIO_RevA_ClearWakeEn((mxc_gpio_reva_regs_t *)port, mask);
189 }
190 
MXC_GPIO_GetWakeEn(mxc_gpio_regs_t * port)191 uint32_t MXC_GPIO_GetWakeEn(mxc_gpio_regs_t *port)
192 {
193     return MXC_GPIO_RevA_GetWakeEn((mxc_gpio_reva_regs_t *)port);
194 }
195 
MXC_GPIO_SetDriveStrength(mxc_gpio_regs_t * port,mxc_gpio_drvstr_t drvstr,uint32_t mask)196 int MXC_GPIO_SetDriveStrength(mxc_gpio_regs_t *port, mxc_gpio_drvstr_t drvstr, uint32_t mask)
197 {
198     return MXC_GPIO_RevA_SetDriveStrength((mxc_gpio_reva_regs_t *)port, drvstr, mask);
199 }
200