1 /******************************************************************************
2  *
3  * Copyright (C) 2022-2023 Maxim Integrated Products, Inc. (now owned by
4  * Analog Devices, Inc.),
5  * Copyright (C) 2023-2024 Analog Devices, Inc.
6  *
7  * Licensed under the Apache License, Version 2.0 (the "License");
8  * you may not use this file except in compliance with the License.
9  * You may obtain a copy of the License at
10  *
11  *     http://www.apache.org/licenses/LICENSE-2.0
12  *
13  * Unless required by applicable law or agreed to in writing, software
14  * distributed under the License is distributed on an "AS IS" BASIS,
15  * WITHOUT WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.
16  * See the License for the specific language governing permissions and
17  * limitations under the License.
18  *
19  ******************************************************************************/
20 
21 /* **** Includes **** */
22 #include <stddef.h>
23 #include "mxc_device.h"
24 #include "mxc_assert.h"
25 #include "mxc_errors.h"
26 #include "gpio.h"
27 #include "gpio_reva.h"
28 #include "gpio_common.h"
29 #include "mxc_sys.h"
30 
31 /* **** Functions **** */
32 
MXC_GPIO_Init(uint32_t portmask)33 int MXC_GPIO_Init(uint32_t portmask)
34 {
35     if (portmask & MXC_GPIO_PORT_0) {
36         MXC_SYS_ClockEnable(MXC_SYS_PERIPH_CLOCK_GPIO0);
37     }
38 
39     return MXC_GPIO_Common_Init(portmask);
40 }
41 
MXC_GPIO_Shutdown(uint32_t portmask)42 int MXC_GPIO_Shutdown(uint32_t portmask)
43 {
44     if (portmask & MXC_GPIO_PORT_0) {
45         MXC_SYS_ClockDisable(MXC_SYS_PERIPH_CLOCK_GPIO0);
46     }
47 
48     return E_NO_ERROR;
49 }
50 
MXC_GPIO_Reset(uint32_t portmask)51 int MXC_GPIO_Reset(uint32_t portmask)
52 {
53     if (portmask & MXC_GPIO_PORT_0) {
54         MXC_SYS_Reset_Periph(MXC_SYS_RESET0_GPIO0);
55     }
56 
57     return E_NO_ERROR;
58 }
59 
MXC_GPIO_Config(const mxc_gpio_cfg_t * cfg)60 int MXC_GPIO_Config(const mxc_gpio_cfg_t *cfg)
61 {
62     int error;
63     mxc_gpio_regs_t *gpio = cfg->port;
64 
65     // Configure the vssel
66     error = MXC_GPIO_SetVSSEL(gpio, cfg->vssel, cfg->mask);
67     if (error != E_NO_ERROR) {
68         return error;
69     }
70 
71     // Set the GPIO type
72     switch (cfg->func) {
73     case MXC_GPIO_FUNC_IN:
74         gpio->out_en_clr = cfg->mask;
75         gpio->en0_set = cfg->mask;
76         gpio->en1_clr = cfg->mask;
77         gpio->en2_clr = cfg->mask;
78         break;
79 
80     case MXC_GPIO_FUNC_OUT:
81         gpio->out_en_set = cfg->mask;
82         gpio->en0_set = cfg->mask;
83         gpio->en1_clr = cfg->mask;
84         gpio->en2_clr = cfg->mask;
85         break;
86 
87     case MXC_GPIO_FUNC_ALT1:
88         gpio->en0_clr = cfg->mask;
89         gpio->en1_clr = cfg->mask;
90         gpio->en2_clr = cfg->mask;
91         break;
92 
93     case MXC_GPIO_FUNC_ALT2:
94         gpio->en0_clr = cfg->mask;
95         gpio->en1_set = cfg->mask;
96         gpio->en2_clr = cfg->mask;
97         break;
98 
99     case MXC_GPIO_FUNC_ALT3:
100         gpio->en0_set = cfg->mask;
101         gpio->en1_set = cfg->mask;
102         // gpio->en2_set    |= cfg->mask;
103         break;
104 
105     default:
106         return E_BAD_PARAM;
107     }
108 
109     // Configure the pad
110     switch (cfg->pad) {
111     case MXC_GPIO_PAD_NONE:
112         gpio->pad_cfg1 &= ~cfg->mask;
113         break;
114 
115     case MXC_GPIO_PAD_PULL_UP:
116         gpio->pad_cfg1 |= cfg->mask;
117         gpio->ps |= cfg->mask;
118         break;
119 
120     case MXC_GPIO_PAD_PULL_DOWN:
121         gpio->pad_cfg1 |= cfg->mask;
122         gpio->ps &= ~cfg->mask;
123         break;
124 
125     default:
126         return E_BAD_PARAM;
127     }
128 
129     // Configure the drive strength
130     if (cfg->func == MXC_GPIO_FUNC_IN) {
131         return E_NO_ERROR;
132     } else {
133         return MXC_GPIO_SetDriveStrength(gpio, cfg->drvstr, cfg->mask);
134     }
135 }
136 
MXC_GPIO_InGet(mxc_gpio_regs_t * port,uint32_t mask)137 uint32_t MXC_GPIO_InGet(mxc_gpio_regs_t *port, uint32_t mask)
138 {
139     return MXC_GPIO_RevA_InGet((mxc_gpio_reva_regs_t *)port, mask);
140 }
141 
MXC_GPIO_OutSet(mxc_gpio_regs_t * port,uint32_t mask)142 void MXC_GPIO_OutSet(mxc_gpio_regs_t *port, uint32_t mask)
143 {
144     MXC_GPIO_RevA_OutSet((mxc_gpio_reva_regs_t *)port, mask);
145 }
146 
MXC_GPIO_OutClr(mxc_gpio_regs_t * port,uint32_t mask)147 void MXC_GPIO_OutClr(mxc_gpio_regs_t *port, uint32_t mask)
148 {
149     MXC_GPIO_RevA_OutClr((mxc_gpio_reva_regs_t *)port, mask);
150 }
151 
MXC_GPIO_OutGet(mxc_gpio_regs_t * port,uint32_t mask)152 uint32_t MXC_GPIO_OutGet(mxc_gpio_regs_t *port, uint32_t mask)
153 {
154     return MXC_GPIO_RevA_OutGet((mxc_gpio_reva_regs_t *)port, mask);
155 }
156 
MXC_GPIO_OutPut(mxc_gpio_regs_t * port,uint32_t mask,uint32_t val)157 void MXC_GPIO_OutPut(mxc_gpio_regs_t *port, uint32_t mask, uint32_t val)
158 {
159     MXC_GPIO_RevA_OutPut((mxc_gpio_reva_regs_t *)port, mask, val);
160 }
161 
MXC_GPIO_OutToggle(mxc_gpio_regs_t * port,uint32_t mask)162 void MXC_GPIO_OutToggle(mxc_gpio_regs_t *port, uint32_t mask)
163 {
164     MXC_GPIO_RevA_OutToggle((mxc_gpio_reva_regs_t *)port, mask);
165 }
166 
MXC_GPIO_IntConfig(const mxc_gpio_cfg_t * cfg,mxc_gpio_int_pol_t pol)167 int MXC_GPIO_IntConfig(const mxc_gpio_cfg_t *cfg, mxc_gpio_int_pol_t pol)
168 {
169     return MXC_GPIO_RevA_IntConfig(cfg, pol);
170 }
171 
MXC_GPIO_EnableInt(mxc_gpio_regs_t * port,uint32_t mask)172 void MXC_GPIO_EnableInt(mxc_gpio_regs_t *port, uint32_t mask)
173 {
174     MXC_GPIO_RevA_EnableInt((mxc_gpio_reva_regs_t *)port, mask);
175 }
176 
MXC_GPIO_DisableInt(mxc_gpio_regs_t * port,uint32_t mask)177 void MXC_GPIO_DisableInt(mxc_gpio_regs_t *port, uint32_t mask)
178 {
179     MXC_GPIO_RevA_DisableInt((mxc_gpio_reva_regs_t *)port, mask);
180 }
181 
MXC_GPIO_RegisterCallback(const mxc_gpio_cfg_t * cfg,mxc_gpio_callback_fn func,void * cbdata)182 void MXC_GPIO_RegisterCallback(const mxc_gpio_cfg_t *cfg, mxc_gpio_callback_fn func, void *cbdata)
183 {
184     MXC_GPIO_Common_RegisterCallback(cfg, func, cbdata);
185 }
186 
MXC_GPIO_Handler(unsigned int port)187 void MXC_GPIO_Handler(unsigned int port)
188 {
189     MXC_GPIO_Common_Handler(port);
190 }
191 
MXC_GPIO_ClearFlags(mxc_gpio_regs_t * port,uint32_t flags)192 void MXC_GPIO_ClearFlags(mxc_gpio_regs_t *port, uint32_t flags)
193 {
194     MXC_GPIO_RevA_ClearFlags((mxc_gpio_reva_regs_t *)port, flags);
195 }
196 
MXC_GPIO_GetFlags(mxc_gpio_regs_t * port)197 uint32_t MXC_GPIO_GetFlags(mxc_gpio_regs_t *port)
198 {
199     return MXC_GPIO_RevA_GetFlags((mxc_gpio_reva_regs_t *)port);
200 }
201 
MXC_GPIO_SetVSSEL(mxc_gpio_regs_t * port,mxc_gpio_vssel_t vssel,uint32_t mask)202 int MXC_GPIO_SetVSSEL(mxc_gpio_regs_t *port, mxc_gpio_vssel_t vssel, uint32_t mask)
203 {
204     return MXC_GPIO_RevA_SetVSSEL((mxc_gpio_reva_regs_t *)port, vssel, mask);
205 }
206 
MXC_GPIO_SetWakeEn(mxc_gpio_regs_t * port,uint32_t mask)207 void MXC_GPIO_SetWakeEn(mxc_gpio_regs_t *port, uint32_t mask)
208 {
209     MXC_GPIO_RevA_SetWakeEn((mxc_gpio_reva_regs_t *)port, mask);
210 }
211 
MXC_GPIO_ClearWakeEn(mxc_gpio_regs_t * port,uint32_t mask)212 void MXC_GPIO_ClearWakeEn(mxc_gpio_regs_t *port, uint32_t mask)
213 {
214     MXC_GPIO_RevA_ClearWakeEn((mxc_gpio_reva_regs_t *)port, mask);
215 }
216 
MXC_GPIO_GetWakeEn(mxc_gpio_regs_t * port)217 uint32_t MXC_GPIO_GetWakeEn(mxc_gpio_regs_t *port)
218 {
219     return MXC_GPIO_RevA_GetWakeEn((mxc_gpio_reva_regs_t *)port);
220 }
221 
MXC_GPIO_SetDriveStrength(mxc_gpio_regs_t * port,mxc_gpio_drvstr_t drvstr,uint32_t mask)222 int MXC_GPIO_SetDriveStrength(mxc_gpio_regs_t *port, mxc_gpio_drvstr_t drvstr, uint32_t mask)
223 {
224     return MXC_GPIO_RevA_SetDriveStrength((mxc_gpio_reva_regs_t *)port, drvstr, mask);
225 }
226