/* * Copyright 2023 NXP * * SPDX-License-Identifier: Apache-2.0 */ #include &pinctrl { eirq0_default: eirq0_default { group1 { pinmux = , , , ; input-enable; }; }; lpuart0_default: lpuart0_default { group1 { pinmux = , ; output-enable; }; group2 { pinmux = , ; input-enable; }; }; lpuart1_default: lpuart1_default { group1 { pinmux = , ; output-enable; }; group2 { pinmux = , ; input-enable; }; }; lpuart2_default: lpuart2_default { group1 { pinmux = ; output-enable; }; group2 { pinmux = ; input-enable; }; }; lpuart9_default: lpuart9_default { group1 { pinmux = ; output-enable; }; group2 { pinmux = ; input-enable; }; }; lpuart10_default: lpuart10_default { group1 { pinmux = ; output-enable; }; group2 { pinmux = ; input-enable; }; }; lpuart13_default: lpuart13_default { group1 { pinmux = ; output-enable; }; group2 { pinmux = ; input-enable; }; }; lpuart14_default: lpuart14_default { group1 { pinmux = ; output-enable; }; group2 { pinmux = ; input-enable; }; }; qspi0_default: qspi0_default { group1 { pinmux = <(PTD11_QUADSPI_IOFA0_O | PTD11_QUADSPI_IOFA0_I)>, <(PTD7_QUADSPI_IOFA1_O | PTD7_QUADSPI_IOFA1_I)>, <(PTD12_QUADSPI_IOFA2_O | PTD12_QUADSPI_IOFA2_I)>, <(PTC2_QUADSPI_IOFA3_O | PTC2_QUADSPI_IOFA3_I)>; output-enable; input-enable; }; group2 { pinmux = ; output-enable; }; group3 { pinmux = ; output-enable; bias-pull-up; }; }; flexcan0_default: flexcan0_default { group1 { pinmux = ; input-enable; }; group2 { pinmux = ; output-enable; }; }; flexcan1_default: flexcan1_default { group1 { pinmux = ; input-enable; }; group2 { pinmux = ; output-enable; }; }; flexcan2_default: flexcan2_default { group1 { pinmux = ; input-enable; }; group2 { pinmux = ; output-enable; }; }; flexcan3_default: flexcan3_default { group1 { pinmux = ; input-enable; }; group2 { pinmux = ; output-enable; }; }; flexcan4_default: flexcan4_default { group1 { pinmux = ; input-enable; }; group2 { pinmux = ; output-enable; }; }; flexcan5_default: flexcan5_default { group1 { pinmux = ; input-enable; }; group2 { pinmux = ; output-enable; }; }; lpi2c0_default: lpi2c0_default { group1 { pinmux = <(PTD13_LPI2C0_SDA_I | PTD13_LPI2C0_SDA_O)>, <(PTD14_LPI2C0_SCL_I | PTD14_LPI2C0_SCL_O)>; input-enable; output-enable; }; }; lpi2c1_default: lpi2c1_default { group1 { pinmux = <(PTD8_LPI2C1_SDA_I | PTD8_LPI2C1_SDA_O)>, <(PTD9_LPI2C1_SCL_I | PTD9_LPI2C1_SCL_O)>; input-enable; output-enable; }; }; lpspi1_default: lpspi1_default { group1 { pinmux = , , , ; output-enable; }; group2 { pinmux = ; input-enable; }; }; lpspi2_default: lpspi2_default { group1 { pinmux = , , , ; output-enable; }; group2 { pinmux = ; input-enable; }; }; lpspi3_default: lpspi3_default { group1 { pinmux = , , ; output-enable; }; group2 { pinmux = ; input-enable; }; }; lpspi4_default: lpspi4_default { group1 { pinmux = , , ; output-enable; }; group2 { pinmux = ; input-enable; }; }; lpspi5_default: lpspi5_default { group1 { pinmux = , ; output-enable; }; group2 { pinmux = ; input-enable; }; }; emac0_default: emac0_default { group1 { pinmux = , , , , ; input-enable; }; group2 { pinmux = , , ; }; }; mdio0_default: mdio0_default { group1 { pinmux = <(PTD16_EMAC_MII_RMII_MDIO_O | PTD16_EMAC_MII_RMII_MDIO_I)>; input-enable; output-enable; }; group2 { pinmux = ; output-enable; }; }; emios0_default: emios0_default { group1 { pinmux = , , , , , , ; output-enable; }; }; emios1_default: emios1_default { group1 { pinmux = , ; output-enable; }; }; flexio0_pwm_default: flexio0_pwm_default { group1 { pinmux = , ; output-enable; }; }; qdec_s32: qdec_s32 { group1 { pinmux = , , , ; input-enable; }; }; };