Lines Matching refs:pctl_tim
249 struct PCTL_SAVE_REG_TAG *pctl_tim = &p_ddr_reg->pctl; in ddr_reg_save() local
257 ddr_copy((uint32_t *)&pctl_tim->pctl_timing.TOGCNT1U, in ddr_reg_save()
259 pctl_tim->pctl_timing.TREFI |= DDR_UPD_REF_ENABLE; in ddr_reg_save()
260 pctl_tim->SCFG = mmio_read_32(DDR_PCTL_BASE + DDR_PCTL_SCFG); in ddr_reg_save()
261 pctl_tim->CMDTSTATEN = mmio_read_32(DDR_PCTL_BASE + in ddr_reg_save()
263 pctl_tim->MCFG1 = mmio_read_32(DDR_PCTL_BASE + DDR_PCTL_MCFG1); in ddr_reg_save()
264 pctl_tim->MCFG = mmio_read_32(DDR_PCTL_BASE + DDR_PCTL_MCFG); in ddr_reg_save()
265 pctl_tim->PPCFG = mmio_read_32(DDR_PCTL_BASE + DDR_PCTL_PPCFG); in ddr_reg_save()
266 pctl_tim->pctl_timing.ddrfreq = mmio_read_32(DDR_PCTL_BASE + in ddr_reg_save()
268 pctl_tim->DFITCTRLDELAY = mmio_read_32(DDR_PCTL_BASE + in ddr_reg_save()
270 pctl_tim->DFIODTCFG = mmio_read_32(DDR_PCTL_BASE + DDR_PCTL_DFIODTCFG); in ddr_reg_save()
271 pctl_tim->DFIODTCFG1 = mmio_read_32(DDR_PCTL_BASE + in ddr_reg_save()
273 pctl_tim->DFIODTRANKMAP = mmio_read_32(DDR_PCTL_BASE + in ddr_reg_save()
275 pctl_tim->DFITPHYWRDATA = mmio_read_32(DDR_PCTL_BASE + in ddr_reg_save()
277 pctl_tim->DFITPHYWRLAT = mmio_read_32(DDR_PCTL_BASE + in ddr_reg_save()
279 pctl_tim->DFITPHYWRDATALAT = mmio_read_32(DDR_PCTL_BASE + in ddr_reg_save()
281 pctl_tim->DFITRDDATAEN = mmio_read_32(DDR_PCTL_BASE + in ddr_reg_save()
283 pctl_tim->DFITPHYRDLAT = mmio_read_32(DDR_PCTL_BASE + in ddr_reg_save()
285 pctl_tim->DFITPHYUPDTYPE0 = mmio_read_32(DDR_PCTL_BASE + in ddr_reg_save()
287 pctl_tim->DFITPHYUPDTYPE1 = mmio_read_32(DDR_PCTL_BASE + in ddr_reg_save()
289 pctl_tim->DFITPHYUPDTYPE2 = mmio_read_32(DDR_PCTL_BASE + in ddr_reg_save()
291 pctl_tim->DFITPHYUPDTYPE3 = mmio_read_32(DDR_PCTL_BASE + in ddr_reg_save()
293 pctl_tim->DFITCTRLUPDMIN = mmio_read_32(DDR_PCTL_BASE + in ddr_reg_save()
295 pctl_tim->DFITCTRLUPDMAX = mmio_read_32(DDR_PCTL_BASE + in ddr_reg_save()
297 pctl_tim->DFITCTRLUPDDLY = mmio_read_32(DDR_PCTL_BASE + in ddr_reg_save()
300 pctl_tim->DFIUPDCFG = mmio_read_32(DDR_PCTL_BASE + DDR_PCTL_DFIUPDCFG); in ddr_reg_save()
301 pctl_tim->DFITREFMSKI = mmio_read_32(DDR_PCTL_BASE + in ddr_reg_save()
303 pctl_tim->DFITCTRLUPDI = mmio_read_32(DDR_PCTL_BASE + in ddr_reg_save()
305 pctl_tim->DFISTCFG0 = mmio_read_32(DDR_PCTL_BASE + DDR_PCTL_DFISTCFG0); in ddr_reg_save()
306 pctl_tim->DFISTCFG1 = mmio_read_32(DDR_PCTL_BASE + DDR_PCTL_DFISTCFG1); in ddr_reg_save()
307 pctl_tim->DFITDRAMCLKEN = mmio_read_32(DDR_PCTL_BASE + in ddr_reg_save()
309 pctl_tim->DFITDRAMCLKDIS = mmio_read_32(DDR_PCTL_BASE + in ddr_reg_save()
311 pctl_tim->DFISTCFG2 = mmio_read_32(DDR_PCTL_BASE + DDR_PCTL_DFISTCFG2); in ddr_reg_save()
312 pctl_tim->DFILPCFG0 = mmio_read_32(DDR_PCTL_BASE + DDR_PCTL_DFILPCFG0); in ddr_reg_save()