Lines Matching refs:tmp
201 unsigned int tmp; in ddrc_set_regs() local
363 tmp = ddr_in32(&ddr->debug[28]); in ddrc_set_regs()
364 tmp &= U(0xff0fff00); in ddrc_set_regs()
365 tmp |= ddr_freq <= 1333U ? U(0x0080006a) : in ddrc_set_regs()
369 tmp &= ~0xff; in ddrc_set_regs()
370 tmp |= regs->debug[28] & 0xff; in ddrc_set_regs()
374 ddr_out32(&ddr->debug[28], tmp); in ddrc_set_regs()
380 tmp = ddr_in32(&ddr->debug[28]); in ddrc_set_regs()
381 ddr_out32(&ddr->debug[28], tmp | 0x000a0000); in ddrc_set_regs()
550 tmp = (regs->sdram_cfg[0] >> 19) & 0x3; in ddrc_set_regs()
551 check = (tmp == DDR_DBUS_64) ? 4 : ((tmp == DDR_DBUS_32) ? 2 : 1); in ddrc_set_regs()
553 tmp = ddr_in32(&ddr->debug[9 + i]); in ddrc_set_regs()
554 debug("Reading debug[%d] as 0x%x\n", i + 9, tmp); in ddrc_set_regs()
556 min((tmp >> 24) & 0xff, (tmp >> 8) & 0xff)); in ddrc_set_regs()
558 max((tmp >> 24) & 0xff, (tmp >> 8) & 0xff)); in ddrc_set_regs()
561 tmp = ddr_in32(&ddr->debug[13]); in ddrc_set_regs()
562 cpo_min = min(cpo_min, (tmp >> 24) & 0xff); in ddrc_set_regs()
563 cpo_max = max(cpo_max, (tmp >> 24) & 0xff); in ddrc_set_regs()
567 tmp = ddr_in32(&ddr->debug[28]); in ddrc_set_regs()
568 debug("debug[28] 0x%x\n", tmp); in ddrc_set_regs()
569 if ((cpo_min + 0x3B) < (tmp & 0xff)) { in ddrc_set_regs()