Lines Matching refs:REG

147 #define SET_BIT(REG, BIT)     ((REG) |= (BIT))  argument
149 #define CLEAR_BIT(REG, BIT) ((REG) &= ~(BIT)) argument
151 #define READ_BIT(REG, BIT) ((REG) & (BIT)) argument
153 #define CLEAR_REG(REG) ((REG) = (0x0)) argument
155 #define WRITE_REG(REG, VAL) ((REG) = (VAL)) argument
157 #define READ_REG(REG) ((REG)) argument
159 #define MODIFY_REG(REG, CLEARMASK, SETMASK) WRITE_REG((REG), (((READ_REG(REG)) & (~(CLEARMASK))) |… argument
164 #define ATOMIC_SET_BIT(REG, BIT) \ argument
169 SET_BIT((REG), (BIT)); \
174 #define ATOMIC_CLEAR_BIT(REG, BIT) \ argument
179 CLEAR_BIT((REG), (BIT)); \
184 #define ATOMIC_MODIFY_REG(REG, CLEARMSK, SETMASK) \ argument
189 MODIFY_REG((REG), (CLEARMSK), (SETMASK)); \
194 #define ATOMIC_SETH_BIT(REG, BIT) ATOMIC_SET_BIT(REG, BIT) argument
197 #define ATOMIC_CLEARH_BIT(REG, BIT) ATOMIC_CLEAR_BIT(REG, BIT) argument
200 #define ATOMIC_MODIFYH_REG(REG, CLEARMSK, SETMASK) ATOMIC_MODIFY_REG(REG, CLEARMSK, SETMASK) argument
205 #define ATOMIC_SET_BIT(REG, BIT) \ argument
209 val = __LDREXW((__IO uint32_t *)&(REG)) | (BIT); \
210 } while ((__STREXW(val,(__IO uint32_t *)&(REG))) != 0U); \
214 #define ATOMIC_CLEAR_BIT(REG, BIT) \ argument
218 val = __LDREXW((__IO uint32_t *)&(REG)) & ~(BIT); \
219 } while ((__STREXW(val,(__IO uint32_t *)&(REG))) != 0U); \
223 #define ATOMIC_MODIFY_REG(REG, CLEARMSK, SETMASK) \ argument
227 val = (__LDREXW((__IO uint32_t *)&(REG)) & ~(CLEARMSK)) | (SETMASK); \
228 } while ((__STREXW(val,(__IO uint32_t *)&(REG))) != 0U); \
232 #define ATOMIC_SETH_BIT(REG, BIT) \ argument
236 val = __LDREXH((__IO uint16_t *)&(REG)) | (BIT); \
237 } while ((__STREXH(val,(__IO uint16_t *)&(REG))) != 0U); \
241 #define ATOMIC_CLEARH_BIT(REG, BIT) \ argument
245 val = __LDREXH((__IO uint16_t *)&(REG)) & ~(BIT); \
246 } while ((__STREXH(val,(__IO uint16_t *)&(REG))) != 0U); \
250 #define ATOMIC_MODIFYH_REG(REG, CLEARMSK, SETMASK) \ argument
254 val = (__LDREXH((__IO uint16_t *)&(REG)) & ~(CLEARMSK)) | (SETMASK); \
255 } while ((__STREXH(val,(__IO uint16_t *)&(REG))) != 0U); \