Lines Matching refs:D2_APB1PERIPH_BASE
2159 #define D2_APB1PERIPH_BASE PERIPH_BASE macro
2257 #define TIM2_BASE (D2_APB1PERIPH_BASE + 0x0000UL)
2258 #define TIM3_BASE (D2_APB1PERIPH_BASE + 0x0400UL)
2259 #define TIM4_BASE (D2_APB1PERIPH_BASE + 0x0800UL)
2260 #define TIM5_BASE (D2_APB1PERIPH_BASE + 0x0C00UL)
2261 #define TIM6_BASE (D2_APB1PERIPH_BASE + 0x1000UL)
2262 #define TIM7_BASE (D2_APB1PERIPH_BASE + 0x1400UL)
2263 #define TIM12_BASE (D2_APB1PERIPH_BASE + 0x1800UL)
2264 #define TIM13_BASE (D2_APB1PERIPH_BASE + 0x1C00UL)
2265 #define TIM14_BASE (D2_APB1PERIPH_BASE + 0x2000UL)
2266 #define LPTIM1_BASE (D2_APB1PERIPH_BASE + 0x2400UL)
2269 #define SPI2_BASE (D2_APB1PERIPH_BASE + 0x3800UL)
2270 #define SPI3_BASE (D2_APB1PERIPH_BASE + 0x3C00UL)
2271 #define SPDIFRX_BASE (D2_APB1PERIPH_BASE + 0x4000UL)
2272 #define USART2_BASE (D2_APB1PERIPH_BASE + 0x4400UL)
2273 #define USART3_BASE (D2_APB1PERIPH_BASE + 0x4800UL)
2274 #define UART4_BASE (D2_APB1PERIPH_BASE + 0x4C00UL)
2275 #define UART5_BASE (D2_APB1PERIPH_BASE + 0x5000UL)
2276 #define I2C1_BASE (D2_APB1PERIPH_BASE + 0x5400UL)
2277 #define I2C2_BASE (D2_APB1PERIPH_BASE + 0x5800UL)
2278 #define I2C3_BASE (D2_APB1PERIPH_BASE + 0x5C00UL)
2279 #define CEC_BASE (D2_APB1PERIPH_BASE + 0x6C00UL)
2280 #define DAC1_BASE (D2_APB1PERIPH_BASE + 0x7400UL)
2281 #define UART7_BASE (D2_APB1PERIPH_BASE + 0x7800UL)
2282 #define UART8_BASE (D2_APB1PERIPH_BASE + 0x7C00UL)
2283 #define CRS_BASE (D2_APB1PERIPH_BASE + 0x8400UL)
2284 #define SWPMI1_BASE (D2_APB1PERIPH_BASE + 0x8800UL)
2285 #define OPAMP_BASE (D2_APB1PERIPH_BASE + 0x9000UL)
2286 #define OPAMP1_BASE (D2_APB1PERIPH_BASE + 0x9000UL)
2287 #define OPAMP2_BASE (D2_APB1PERIPH_BASE + 0x9010UL)
2288 #define MDIOS_BASE (D2_APB1PERIPH_BASE + 0x9400UL)
2289 #define FDCAN1_BASE (D2_APB1PERIPH_BASE + 0xA000UL)
2290 #define FDCAN2_BASE (D2_APB1PERIPH_BASE + 0xA400UL)
2291 #define FDCAN_CCU_BASE (D2_APB1PERIPH_BASE + 0xA800UL)
2292 #define SRAMCAN_BASE (D2_APB1PERIPH_BASE + 0xAC00UL)