Lines Matching refs:PLL2CFGR
4600 MODIFY_REG(RCC->PLL2CFGR, RCC_PLL2CFGR_PLL2SRC, PLL2Source); in LL_RCC_PLL2_SetSource()
4614 return (uint32_t)(READ_BIT(RCC->PLL2CFGR, RCC_PLL2CFGR_PLL2SRC)); in LL_RCC_PLL2_GetSource()
4625 MODIFY_REG(RCC->PLL2CFGR, RCC_PLL2CFGR_PLL2M, PLL2M << RCC_PLL2CFGR_PLL2M_Pos); in LL_RCC_PLL2_SetM()
4635 return (uint32_t)(READ_BIT(RCC->PLL2CFGR, RCC_PLL2CFGR_PLL2M) >> RCC_PLL2CFGR_PLL2M_Pos); in LL_RCC_PLL2_GetM()
4732 SET_BIT(RCC->PLL2CFGR, RCC_PLL2CFGR_PLL2PEN); in LL_RCC_PLL2P_Enable()
4744 CLEAR_BIT(RCC->PLL2CFGR, RCC_PLL2CFGR_PLL2PEN); in LL_RCC_PLL2P_Disable()
4754 SET_BIT(RCC->PLL2CFGR, RCC_PLL2CFGR_PLL2QEN); in LL_RCC_PLL2Q_Enable()
4766 CLEAR_BIT(RCC->PLL2CFGR, RCC_PLL2CFGR_PLL2QEN); in LL_RCC_PLL2Q_Disable()
4776 SET_BIT(RCC->PLL2CFGR, RCC_PLL2CFGR_PLL2REN); in LL_RCC_PLL2R_Enable()
4788 CLEAR_BIT(RCC->PLL2CFGR, RCC_PLL2CFGR_PLL2REN); in LL_RCC_PLL2R_Disable()
4798 return ((READ_BIT(RCC->PLL2CFGR, RCC_PLL2CFGR_PLL2PEN) == RCC_PLL2CFGR_PLL2PEN) ? 1UL : 0UL); in LL_RCC_PLL2P_IsEnabled()
4808 return ((READ_BIT(RCC->PLL2CFGR, RCC_PLL2CFGR_PLL2QEN) == RCC_PLL2CFGR_PLL2QEN) ? 1UL : 0UL); in LL_RCC_PLL2Q_IsEnabled()
4818 return ((READ_BIT(RCC->PLL2CFGR, RCC_PLL2CFGR_PLL2REN) == RCC_PLL2CFGR_PLL2REN) ? 1UL : 0UL); in LL_RCC_PLL2R_IsEnabled()
4828 SET_BIT(RCC->PLL2CFGR, RCC_PLL2CFGR_PLL2FRACEN); in LL_RCC_PLL2FRACN_Enable()
4838 …return ((READ_BIT(RCC->PLL2CFGR, RCC_PLL2CFGR_PLL2FRACEN) == RCC_PLL2CFGR_PLL2FRACEN) ? 1UL : 0UL); in LL_RCC_PLL2FRACN_IsEnabled()
4848 CLEAR_BIT(RCC->PLL2CFGR, RCC_PLL2CFGR_PLL2FRACEN); in LL_RCC_PLL2FRACN_Disable()
4884 MODIFY_REG(RCC->PLL2CFGR, RCC_PLL2CFGR_PLL2RGE, InputRange << RCC_PLL2CFGR_PLL2RGE_Pos); in LL_RCC_PLL2_SetVCOInputRange()
4898 MODIFY_REG(RCC->PLL2CFGR, RCC_PLL2CFGR_PLL2VCOSEL, VCORange << RCC_PLL2CFGR_PLL2VCOSEL_Pos); in LL_RCC_PLL2_SetVCOOutputRange()