Lines Matching refs:APBPERIPH_BASE

645 #define APBPERIPH_BASE        (PERIPH_BASE)  macro
650 #define TIM2_BASE (APBPERIPH_BASE + 0UL)
651 #define TIM3_BASE (APBPERIPH_BASE + 0x00000400UL)
652 #define TIM6_BASE (APBPERIPH_BASE + 0x00001000UL)
653 #define TIM7_BASE (APBPERIPH_BASE + 0x00001400UL)
654 #define TIM14_BASE (APBPERIPH_BASE + 0x00002000UL)
655 #define RTC_BASE (APBPERIPH_BASE + 0x00002800UL)
656 #define WWDG_BASE (APBPERIPH_BASE + 0x00002C00UL)
657 #define IWDG_BASE (APBPERIPH_BASE + 0x00003000UL)
658 #define SPI2_BASE (APBPERIPH_BASE + 0x00003800UL)
659 #define USART2_BASE (APBPERIPH_BASE + 0x00004400UL)
660 #define USART3_BASE (APBPERIPH_BASE + 0x00004800UL)
661 #define USART4_BASE (APBPERIPH_BASE + 0x00004C00UL)
662 #define I2C1_BASE (APBPERIPH_BASE + 0x00005400UL)
663 #define I2C2_BASE (APBPERIPH_BASE + 0x00005800UL)
664 #define PWR_BASE (APBPERIPH_BASE + 0x00007000UL)
665 #define DAC1_BASE (APBPERIPH_BASE + 0x00007400UL)
666 #define DAC_BASE (APBPERIPH_BASE + 0x00007400UL) /* Kept for legacy purpose */
667 #define CEC_BASE (APBPERIPH_BASE + 0x00007800UL)
668 #define LPTIM1_BASE (APBPERIPH_BASE + 0x00007C00UL)
669 #define LPUART1_BASE (APBPERIPH_BASE + 0x00008000UL)
670 #define LPTIM2_BASE (APBPERIPH_BASE + 0x00009400UL)
671 #define UCPD1_BASE (APBPERIPH_BASE + 0x0000A000UL)
672 #define UCPD2_BASE (APBPERIPH_BASE + 0x0000A400UL)
673 #define TAMP_BASE (APBPERIPH_BASE + 0x0000B000UL)
674 #define SYSCFG_BASE (APBPERIPH_BASE + 0x00010000UL)
675 #define VREFBUF_BASE (APBPERIPH_BASE + 0x00010030UL)
678 #define ADC1_BASE (APBPERIPH_BASE + 0x00012400UL)
679 #define ADC1_COMMON_BASE (APBPERIPH_BASE + 0x00012708UL)
681 #define TIM1_BASE (APBPERIPH_BASE + 0x00012C00UL)
682 #define SPI1_BASE (APBPERIPH_BASE + 0x00013000UL)
683 #define USART1_BASE (APBPERIPH_BASE + 0x00013800UL)
684 #define TIM15_BASE (APBPERIPH_BASE + 0x00014000UL)
685 #define TIM16_BASE (APBPERIPH_BASE + 0x00014400UL)
686 #define TIM17_BASE (APBPERIPH_BASE + 0x00014800UL)
687 #define DBG_BASE (APBPERIPH_BASE + 0x00015800UL)