Lines Matching refs:SDIO
44 #define SDIO SDIO_BASE macro
47 #define SDIO_PWRCTL REG32(SDIO + 0x00000000U) /*!< SDIO power control regist…
48 #define SDIO_CLKCTL REG32(SDIO + 0x00000004U) /*!< SDIO clock control regist…
49 #define SDIO_CMDAGMT REG32(SDIO + 0x00000008U) /*!< SDIO command argument reg…
50 #define SDIO_CMDCTL REG32(SDIO + 0x0000000CU) /*!< SDIO command control regi…
51 #define SDIO_RSPCMDIDX REG32(SDIO + 0x00000010U) /*!< SDIO command index respon…
52 #define SDIO_RESP0 REG32(SDIO + 0x00000014U) /*!< SDIO response register 0 …
53 #define SDIO_RESP1 REG32(SDIO + 0x00000018U) /*!< SDIO response register 1 …
54 #define SDIO_RESP2 REG32(SDIO + 0x0000001CU) /*!< SDIO response register 2 …
55 #define SDIO_RESP3 REG32(SDIO + 0x00000020U) /*!< SDIO response register 3 …
56 #define SDIO_DATATO REG32(SDIO + 0x00000024U) /*!< SDIO data timeout registe…
57 #define SDIO_DATALEN REG32(SDIO + 0x00000028U) /*!< SDIO data length register…
58 #define SDIO_DATACTL REG32(SDIO + 0x0000002CU) /*!< SDIO data control registe…
59 #define SDIO_DATACNT REG32(SDIO + 0x00000030U) /*!< SDIO data counter registe…
60 #define SDIO_STAT REG32(SDIO + 0x00000034U) /*!< SDIO status register */
61 #define SDIO_INTC REG32(SDIO + 0x00000038U) /*!< SDIO interrupt clear regi…
62 #define SDIO_INTEN REG32(SDIO + 0x0000003CU) /*!< SDIO interrupt enable reg…
63 #define SDIO_FIFOCNT REG32(SDIO + 0x00000048U) /*!< SDIO FIFO counter registe…
64 #define SDIO_FIFO REG32(SDIO + 0x00000080U) /*!< SDIO FIFO data register */