Lines Matching refs:GD32_RESET_CONFIG
30 #define GD32_RESET_DMA0 GD32_RESET_CONFIG(AHBRST, 0U)
31 #define GD32_RESET_DMA1 GD32_RESET_CONFIG(AHBRST, 1U)
32 #define GD32_RESET_SRAMSP GD32_RESET_CONFIG(AHBRST, 2U)
33 #define GD32_RESET_DMAMUX GD32_RESET_CONFIG(AHBRST, 3U)
34 #define GD32_RESET_FMCSP GD32_RESET_CONFIG(AHBRST, 4U)
35 #define GD32_RESET_CRC GD32_RESET_CONFIG(AHBRST, 6U)
36 #define GD32_RESET_MFCOM GD32_RESET_CONFIG(AHBRST, 14U)
37 #define GD32_RESET_GPIOA GD32_RESET_CONFIG(AHBRST, 17U)
38 #define GD32_RESET_GPIOB GD32_RESET_CONFIG(AHBRST, 18U)
39 #define GD32_RESET_GPIOC GD32_RESET_CONFIG(AHBRST, 19U)
40 #define GD32_RESET_GPIOD GD32_RESET_CONFIG(AHBRST, 20U)
41 #define GD32_RESET_GPIOE GD32_RESET_CONFIG(AHBRST, 21U)
42 #define GD32_RESET_GPIOF GD32_RESET_CONFIG(AHBRST, 22U)
45 #define GD32_RESET_TIMER1 GD32_RESET_CONFIG(APB1RST, 0U)
46 #define GD32_RESET_TIMER5 GD32_RESET_CONFIG(APB1RST, 4U)
47 #define GD32_RESET_TIMER6 GD32_RESET_CONFIG(APB1RST, 5U)
48 #define GD32_RESET_WWDGT GD32_RESET_CONFIG(APB1RST, 11U)
49 #define GD32_RESET_SPI1 GD32_RESET_CONFIG(APB1RST, 14U)
50 #define GD32_RESET_USART1 GD32_RESET_CONFIG(APB1RST, 17U)
51 #define GD32_RESET_USART2 GD32_RESET_CONFIG(APB1RST, 18U)
52 #define GD32_RESET_I2C0 GD32_RESET_CONFIG(APB1RST, 21U)
53 #define GD32_RESET_I2C1 GD32_RESET_CONFIG(APB1RST, 22U)
54 #define GD32_RESET_BKP GD32_RESET_CONFIG(APB1RST, 26U)
55 #define GD32_RESET_PMU GD32_RESET_CONFIG(APB1RST, 28U)
56 #define GD32_RESET_DAC GD32_RESET_CONFIG(APB1RST, 29U)
59 #define GD32_RESET_SYSCFG GD32_RESET_CONFIG(APB2RST, 0U)
60 #define GD32_RESET_CMP GD32_RESET_CONFIG(APB2RST, 1U)
61 #define GD32_RESET_ADC0 GD32_RESET_CONFIG(APB2RST, 9U)
62 #define GD32_RESET_ADC1 GD32_RESET_CONFIG(APB2RST, 10U)
63 #define GD32_RESET_TIMER0 GD32_RESET_CONFIG(APB2RST, 11U)
64 #define GD32_RESET_SPI0 GD32_RESET_CONFIG(APB2RST, 12U)
65 #define GD32_RESET_TIMER7 GD32_RESET_CONFIG(APB2RST, 13U)
66 #define GD32_RESET_USART0 GD32_RESET_CONFIG(APB2RST, 14U)
67 #define GD32_RESET_TIMER19 GD32_RESET_CONFIG(APB2RST, 20U)
68 #define GD32_RESET_TIMER20 GD32_RESET_CONFIG(APB2RST, 21U)
69 #define GD32_RESET_TRIGSEL GD32_RESET_CONFIG(APB2RST, 29U)
70 #define GD32_RESET_CAN0 GD32_RESET_CONFIG(APB2RST, 30U)
71 #define GD32_RESET_CAN1 GD32_RESET_CONFIG(APB2RST, 31U)