Lines Matching refs:csr
37 volatile uint32_t *const csr = &base->CSR; in regulator_nxp_vref_enable() local
39 *csr |= VREF_CSR_LPBGEN_MASK | VREF_CSR_LPBG_BUF_EN_MASK; in regulator_nxp_vref_enable()
44 *csr |= VREF_CSR_HCBGEN_MASK; in regulator_nxp_vref_enable()
47 while (!(*csr & VREF_CSR_VREFST_MASK)) { in regulator_nxp_vref_enable()
52 *csr |= VREF_CSR_BUF21EN_MASK; in regulator_nxp_vref_enable()
75 uint32_t csr = base->CSR; in regulator_nxp_vref_set_mode() local
78 csr &= ~VREF_CSR_REGEN_MASK & in regulator_nxp_vref_set_mode()
83 csr &= ~VREF_CSR_REGEN_MASK & in regulator_nxp_vref_set_mode()
86 csr |= VREF_CSR_BUF21EN_MASK; in regulator_nxp_vref_set_mode()
88 csr &= ~VREF_CSR_REGEN_MASK & in regulator_nxp_vref_set_mode()
90 csr |= VREF_CSR_HI_PWR_LV_MASK & in regulator_nxp_vref_set_mode()
93 csr |= VREF_CSR_REGEN_MASK & in regulator_nxp_vref_set_mode()
101 base->CSR = csr; in regulator_nxp_vref_set_mode()
112 uint32_t csr = base->CSR; in regulator_nxp_vref_get_mode() local
115 if (csr & VREF_CSR_REGEN_MASK) { in regulator_nxp_vref_get_mode()
117 } else if (csr & VREF_CSR_HI_PWR_LV_MASK) { in regulator_nxp_vref_get_mode()
119 } else if (csr & VREF_CSR_BUF21EN_MASK) { in regulator_nxp_vref_get_mode()