Lines Matching refs:pcie_conf_read

20 uint32_t pcie_conf_read(pcie_bdf_t bdf, unsigned int reg)  in pcie_conf_read()  function
80 data = scratch = pcie_conf_read(bdf, reg); in pcie_generic_ctrl_enumerate_bars()
90 scratch |= ((uint64_t)pcie_conf_read(bdf, reg + 1)) << 32; in pcie_generic_ctrl_enumerate_bars()
102 size = pcie_conf_read(bdf, reg); in pcie_generic_ctrl_enumerate_bars()
107 size |= ((uint64_t)pcie_conf_read(bdf, reg + 1)) << 32; in pcie_generic_ctrl_enumerate_bars()
162 uint32_t class = pcie_conf_read(bdf, PCIE_CONF_CLASSREV); in pcie_generic_ctrl_enumerate_type1()
167 uint32_t number = pcie_conf_read(bdf, PCIE_BUS_NUMBER); in pcie_generic_ctrl_enumerate_type1()
182 uint32_t io = pcie_conf_read(bdf, PCIE_IO_SEC_STATUS); in pcie_generic_ctrl_enumerate_type1()
183 uint32_t io_upper = pcie_conf_read(bdf, PCIE_IO_BASE_LIMIT_UPPER); in pcie_generic_ctrl_enumerate_type1()
200 uint32_t mem = pcie_conf_read(bdf, PCIE_MEM_BASE_LIMIT); in pcie_generic_ctrl_enumerate_type1()
222 uint32_t number = pcie_conf_read(bdf, PCIE_BUS_NUMBER); in pcie_generic_ctrl_post_enumerate_type1()
235 uint32_t io = pcie_conf_read(bdf, PCIE_IO_SEC_STATUS); in pcie_generic_ctrl_post_enumerate_type1()
236 uint32_t io_upper = pcie_conf_read(bdf, PCIE_IO_BASE_LIMIT_UPPER); in pcie_generic_ctrl_post_enumerate_type1()
251 uint32_t mem = pcie_conf_read(bdf, PCIE_MEM_BASE_LIMIT); in pcie_generic_ctrl_post_enumerate_type1()
278 id = pcie_conf_read(bdf, PCIE_CONF_ID); in pcie_generic_ctrl_enumerate_endpoint()
283 class = pcie_conf_read(bdf, PCIE_CONF_CLASSREV); in pcie_generic_ctrl_enumerate_endpoint()
284 data = pcie_conf_read(bdf, PCIE_CONF_TYPE); in pcie_generic_ctrl_enumerate_endpoint()