Lines Matching +full:0 +full:x6000
69 gpio-map-mask = <0xffffffff 0xffffffc0>;
70 gpio-map-pass-thru = <0 0x3f>;
71 gpio-map = <0 0 &gpio0 4 0>, /* AN */
73 <2 0 &gpio1 12 0>, /* CS */
74 <3 0 &gpio1 15 0>, /* SCK */
75 <4 0 &gpio1 14 0>, /* MISO */
76 <5 0 &gpio1 13 0>, /* MOSI */
79 <6 0 &gpio1 7 0>, /* PWM */
80 <7 0 &gpio1 4 0>, /* INT */
81 <8 0 &gpio1 0 0>, /* RX */
82 <9 0 &gpio1 1 0>, /* TX */
83 <10 0 &gpio1 3 0>, /* SCL */
84 <11 0 &gpio1 2 0>; /* SDA */
92 gpio-map-mask = <0xffffffff 0xffffffc0>;
93 gpio-map-pass-thru = <0 0x3f>;
94 gpio-map = <0 0 &gpio0 4 0>, /* A0 */
95 <1 0 &gpio0 5 0>, /* A1 */
96 <2 0 &gpio0 6 0>, /* A2 */
97 <3 0 &gpio0 7 0>, /* A3 */
98 <4 0 &gpio0 25 0>, /* A4 */
99 <5 0 &gpio0 26 0>, /* A5 */
100 <6 0 &gpio1 0 0>, /* D0 */
101 <7 0 &gpio1 1 0>, /* D1 */
102 <8 0 &gpio1 4 0>, /* D2 */
103 <9 0 &gpio1 5 0>, /* D3 */
104 <10 0 &gpio1 6 0>, /* D4 */
105 <11 0 &gpio1 7 0>, /* D5 */
106 <12 0 &gpio1 8 0>, /* D6 */
107 <13 0 &gpio1 9 0>, /* D7 */
108 <14 0 &gpio1 10 0>, /* D8 */
109 <15 0 &gpio1 11 0>, /* D9 */
110 <16 0 &gpio1 12 0>, /* D10 */
111 <17 0 &gpio1 13 0>, /* D11 */
112 <18 0 &gpio1 14 0>, /* D12 */
113 <19 0 &gpio1 15 0>, /* D13 */
114 <20 0 &gpio1 2 0>, /* D14 */
115 <21 0 &gpio1 3 0>; /* D15 */
150 pinctrl-0 = <&uart0_default>;
161 pinctrl-0 = <&i2c0_default>;
171 pinctrl-0 = <&spi0_default>;
183 boot_partition: partition@0 {
185 reg = <0x00000000 0xc000>;
188 label = "image-0";
189 reg = <0x0000C000 0x17000>;
193 reg = <0x00023000 0x17000>;
197 reg = <0x0003a000 0x6000>;