Lines Matching full:gpio1
80 <2 0 &gpio1 12 0>, /* CS */
81 <3 0 &gpio1 15 0>, /* SCK */
82 <4 0 &gpio1 14 0>, /* MISO */
83 <5 0 &gpio1 13 0>, /* MOSI */
86 <6 0 &gpio1 7 0>, /* PWM */
87 <7 0 &gpio1 4 0>, /* INT */
88 <8 0 &gpio1 0 0>, /* RX */
89 <9 0 &gpio1 1 0>, /* TX */
90 <10 0 &gpio1 3 0>, /* SCL */
91 <11 0 &gpio1 2 0>; /* SDA */
107 <6 0 &gpio1 0 0>, /* D0 */
108 <7 0 &gpio1 1 0>, /* D1 */
109 <8 0 &gpio1 4 0>, /* D2 */
110 <9 0 &gpio1 5 0>, /* D3 */
111 <10 0 &gpio1 6 0>, /* D4 */
112 <11 0 &gpio1 7 0>, /* D5 */
113 <12 0 &gpio1 8 0>, /* D6 */
114 <13 0 &gpio1 9 0>, /* D7 */
115 <14 0 &gpio1 10 0>, /* D8 */
116 <15 0 &gpio1 11 0>, /* D9 */
117 <16 0 &gpio1 12 0>, /* D10 */
118 <17 0 &gpio1 13 0>, /* D11 */
119 <18 0 &gpio1 14 0>, /* D12 */
120 <19 0 &gpio1 15 0>, /* D13 */
121 <20 0 &gpio1 2 0>, /* D14 */
122 <21 0 &gpio1 3 0>; /* D15 */
191 &gpio1 {