Lines Matching full:gpio4
85 <4 0 &gpio4 22 0>, /* A4 */
86 <5 0 &gpio4 21 0>, /* A5 */
87 <6 0 &gpio4 31 0>, /* D0 */
88 <7 0 &gpio4 30 0>, /* D1 */
89 <8 0 &gpio4 20 0>, /* D2 */
90 <9 0 &gpio4 23 0>, /* D3 */
91 <10 0 &gpio4 24 0>, /* D4 */
92 <11 0 &gpio4 25 0>, /* D5 */
93 <12 0 &gpio4 26 0>, /* D6 */
94 <13 0 &gpio4 27 0>, /* D7 */
95 <14 0 &gpio4 28 0>, /* D8 */
96 <15 0 &gpio4 29 0>, /* D9 */
101 <20 0 &gpio4 22 0>, /* D14 */
102 <21 0 &gpio4 21 0>; /* D15 */
121 <28 0 &gpio4 4 0>, /* Pin 28, CTP_RST */
297 * a given module. On this board, GPIO3 and GPIO4 are configured to support
306 &gpio4 {