Lines Matching refs:MACRO_ARG

316 	_get_cpu_id MACRO_ARG(reg1)
317 ASLR MACRO_ARG(reg1), MACRO_ARG(reg1), ARC_REGSHIFT
318 LDR MACRO_ARG(reg1), MACRO_ARG(reg1), _curr_cpu
320 ld MACRO_ARG(reg2), [MACRO_ARG(reg1), ___cpu_t_nested_OFFSET]
322 MOVR MACRO_ARG(reg1), _kernel
324 ld MACRO_ARG(reg2), [MACRO_ARG(reg1), _kernel_offset_to_nested]
326 add MACRO_ARG(reg2), MACRO_ARG(reg2), 1
328 st MACRO_ARG(reg2), [MACRO_ARG(reg1), ___cpu_t_nested_OFFSET]
330 st MACRO_ARG(reg2), [MACRO_ARG(reg1), _kernel_offset_to_nested]
332 cmp MACRO_ARG(reg2), 1
342 _get_cpu_id MACRO_ARG(reg1)
343 ASLR MACRO_ARG(reg1), MACRO_ARG(reg1), ARC_REGSHIFT
344 LDR MACRO_ARG(reg1), MACRO_ARG(reg1), _curr_cpu
346 ld MACRO_ARG(reg2), [MACRO_ARG(reg1), ___cpu_t_nested_OFFSET]
348 MOVR MACRO_ARG(reg1), _kernel
350 ld MACRO_ARG(reg2), [MACRO_ARG(reg1), _kernel_offset_to_nested]
352 sub MACRO_ARG(reg2), MACRO_ARG(reg2), 1
354 st MACRO_ARG(reg2), [MACRO_ARG(reg1), ___cpu_t_nested_OFFSET]
356 st MACRO_ARG(reg2), [MACRO_ARG(reg1), _kernel_offset_to_nested]
365 lr MACRO_ARG(reg1), [_ARC_V2_AUX_IRQ_ACT]
367 and MACRO_ARG(reg1), MACRO_ARG(reg1), ((1 << ARC_N_IRQ_START_LEVEL) - 1)
369 and MACRO_ARG(reg1), MACRO_ARG(reg1), 0xffff
371 ffs MACRO_ARG(reg2), MACRO_ARG(reg1)
372 fls MACRO_ARG(reg1), MACRO_ARG(reg1)
373 cmp MACRO_ARG(reg1), MACRO_ARG(reg2)
381 LRR MACRO_ARG(reg), [_ARC_V2_IDENTITY]
382 xbfu MACRO_ARG(reg), MACRO_ARG(reg), 0xe8
391 _get_cpu_id MACRO_ARG(irq_sp)
392 ASLR MACRO_ARG(irq_sp), MACRO_ARG(irq_sp), ARC_REGSHIFT
393 LDR MACRO_ARG(irq_sp), MACRO_ARG(irq_sp), _curr_cpu
395 LDR MACRO_ARG(irq_sp), MACRO_ARG(irq_sp), ___cpu_t_irq_stack_OFFSET
397 MOVR MACRO_ARG(irq_sp), _kernel
398 LDR MACRO_ARG(irq_sp), MACRO_ARG(irq_sp), _kernel_offset_to_irq_stack
404 LRR MACRO_ARG(reg), [MACRO_ARG(aux)]
405 PUSHR MACRO_ARG(reg)
410 POPR MACRO_ARG(reg)
411 SRR MACRO_ARG(reg), [MACRO_ARG(aux)]
517 lr MACRO_ARG(reg), [_ARC_V2_SEC_STAT]
518 bclr MACRO_ARG(reg), MACRO_ARG(reg), _ARC_V2_SEC_STAT_SSC_BIT
519 sflag MACRO_ARG(reg)
522 lr MACRO_ARG(reg), [_ARC_V2_STATUS32]
523 bclr MACRO_ARG(reg), MACRO_ARG(reg), _ARC_V2_STATUS32_SC_BIT
524 kflag MACRO_ARG(reg)
535 lr MACRO_ARG(reg), [_ARC_V2_SEC_STAT]
536 bset MACRO_ARG(reg), MACRO_ARG(reg), _ARC_V2_SEC_STAT_SSC_BIT
537 sflag MACRO_ARG(reg)
539 lr MACRO_ARG(reg), [_ARC_V2_STATUS32]
540 bset MACRO_ARG(reg), MACRO_ARG(reg), _ARC_V2_STATUS32_SC_BIT
541 kflag MACRO_ARG(reg)
556 .if MACRO_ARG(offset) <= __arc_u9_max && MACRO_ARG(offset) >= __arc_u9_min
557 st MACRO_ARG(d), [MACRO_ARG(s), MACRO_ARG(offset)]
562 .elseif !(MACRO_ARG(offset) % (1 << __arc_ldst32_as_shift)) && \
563 MACRO_ARG(offset) <= (__arc_u9_max << __arc_ldst32_as_shift) && \
564 MACRO_ARG(offset) >= 0
565 st.as MACRO_ARG(d), [MACRO_ARG(s), MACRO_ARG(offset) >> __arc_ldst32_as_shift]
567 ADDR MACRO_ARG(temp), MACRO_ARG(s), MACRO_ARG(offset)
568 st MACRO_ARG(d), [MACRO_ARG(temp)]