Searched refs:g (Results 1 – 25 of 158) sorted by relevance
1234567
2 mips-sde-elf-gcc -c -g -mmt -EL tx_initialize_low_level.S3 mips-sde-elf-gcc -c -g -mmt -EL tx_thread_stack_build.S4 mips-sde-elf-gcc -c -g -mmt -EL tx_thread_schedule.S5 mips-sde-elf-gcc -c -g -mmt -EL tx_thread_system_return.S6 mips-sde-elf-gcc -c -g -mmt -EL tx_thread_context_save.S7 mips-sde-elf-gcc -c -g -mmt -EL tx_thread_context_restore.S8 mips-sde-elf-gcc -c -g -mmt -EL tx_thread_interrupt_control.S9 mips-sde-elf-gcc -c -g -mmt -EL tx_thread_smp_core_get.S10 mips-sde-elf-gcc -c -g -mmt -EL tx_thread_smp_core_preempt.S11 mips-sde-elf-gcc -c -g -mmt -EL tx_thread_smp_current_state_get.S[all …]
1 mips-sde-elf-gcc -c -g -mmt -EL -I. copy_c2_ram.S2 mips-sde-elf-gcc -c -g -mmt -EL -I. demo_threadx.c3 mips-sde-elf-gcc -c -g -mmt -EL -I. start.S4 mips-sde-elf-gcc -c -g -mmt -EL -I. set_gpr_boot_values.S5 mips-sde-elf-gcc -c -g -mmt -EL -I. init_gpr.S6 mips-sde-elf-gcc -c -g -mmt -EL -I. init_tlb.S7 mips-sde-elf-gcc -c -g -mmt -EL -I. init_itc.S8 mips-sde-elf-gcc -c -g -mmt -EL -I. init_caches2.S9 mips-sde-elf-gcc -c -g -mmt -EL -I. init_cp0.S10 mips-sde-elf-gcc -c -g -mmt -EL -I. init_cm.S[all …]
2 armasm -g --cpu=cortex-a5 --apcs=interwork tx_initialize_low_level.s3 armasm -g --cpu=cortex-a5 --apcs=interwork ../src/tx_thread_stack_build.s4 armasm -g --cpu=cortex-a5 --apcs=interwork ../src/tx_thread_schedule.s5 armasm -g --cpu=cortex-a5 --apcs=interwork ../src/tx_thread_system_return.s6 armasm -g --cpu=cortex-a5 --apcs=interwork ../src/tx_thread_context_save.s7 armasm -g --cpu=cortex-a5 --apcs=interwork ../src/tx_thread_context_restore.s8 armasm -g --cpu=cortex-a5 --apcs=interwork ../src/tx_thread_interrupt_control.s9 armasm -g --cpu=cortex-a5 --apcs=interwork ../src/tx_timer_interrupt.s10 armasm -g --cpu=cortex-a5 --apcs=interwork ../src/tx_thread_fiq_context_restore.s11 armasm -g --cpu=cortex-a5 --apcs=interwork ../src/tx_thread_fiq_context_save.s[all …]
2 armasm -g --cpu=cortex-r4 --apcs=interwork tx_initialize_low_level.s3 armasm -g --cpu=cortex-r4 --apcs=interwork ../src/tx_thread_stack_build.s4 armasm -g --cpu=cortex-r4 --apcs=interwork ../src/tx_thread_schedule.s5 armasm -g --cpu=cortex-r4 --apcs=interwork ../src/tx_thread_system_return.s6 armasm -g --cpu=cortex-r4 --apcs=interwork ../src/tx_thread_context_save.s7 armasm -g --cpu=cortex-r4 --apcs=interwork ../src/tx_thread_context_restore.s8 armasm -g --cpu=cortex-r4 --apcs=interwork ../src/tx_thread_interrupt_control.s9 armasm -g --cpu=cortex-r4 --apcs=interwork ../src/tx_timer_interrupt.s10 armasm -g --cpu=cortex-r4 --apcs=interwork ../src/tx_thread_fiq_context_restore.s11 armasm -g --cpu=cortex-r4 --apcs=interwork ../src/tx_thread_fiq_context_save.s[all …]
2 armasm -g --cpu=cortex-r5 --apcs=interwork tx_initialize_low_level.s3 armasm -g --cpu=cortex-r5 --apcs=interwork ../src/tx_thread_stack_build.s4 armasm -g --cpu=cortex-r5 --apcs=interwork ../src/tx_thread_schedule.s5 armasm -g --cpu=cortex-r5 --apcs=interwork ../src/tx_thread_system_return.s6 armasm -g --cpu=cortex-r5 --apcs=interwork ../src/tx_thread_context_save.s7 armasm -g --cpu=cortex-r5 --apcs=interwork ../src/tx_thread_context_restore.s8 armasm -g --cpu=cortex-r5 --apcs=interwork ../src/tx_thread_interrupt_control.s9 armasm -g --cpu=cortex-r5 --apcs=interwork ../src/tx_timer_interrupt.s10 armasm -g --cpu=cortex-r5 --apcs=interwork ../src/tx_thread_fiq_context_restore.s11 armasm -g --cpu=cortex-r5 --apcs=interwork ../src/tx_thread_fiq_context_save.s[all …]
2 armasm -g --cpreproc --cpu=cortex-m0 --apcs=interwork tx_initialize_low_level.s3 armasm -g --cpreproc --cpu=cortex-m0 --apcs=interwork ../src/tx_thread_stack_build.s4 armasm -g --cpreproc --cpu=cortex-m0 --apcs=interwork ../src/tx_thread_schedule.s5 armasm -g --cpreproc --cpu=cortex-m0 --apcs=interwork ../src/tx_thread_system_return.s6 armasm -g --cpreproc --cpu=cortex-m0 --apcs=interwork ../src/tx_thread_context_save.s7 armasm -g --cpreproc --cpu=cortex-m0 --apcs=interwork ../src/tx_thread_context_restore.s8 armasm -g --cpreproc --cpu=cortex-m0 --apcs=interwork ../src/tx_thread_interrupt_control.s9 armasm -g --cpreproc --cpu=cortex-m0 --apcs=interwork ../src/tx_thread_interrupt_disable.s10 armasm -g --cpreproc --cpu=cortex-m0 --apcs=interwork ../src/tx_thread_interrupt_restore.s11 armasm -g --cpreproc --cpu=cortex-m0 --apcs=interwork ../src/tx_timer_interrupt.s[all …]
2 armasm -g --cpu ARM9TDMI --apcs /interwork tx_initialize_low_level.s3 armasm -g --cpu ARM9TDMI --apcs /interwork ../src/tx_thread_stack_build.s4 armasm -g --cpu ARM9TDMI --apcs /interwork ../src/tx_thread_schedule.s5 armasm -g --cpu ARM9TDMI --apcs /interwork ../src/tx_thread_system_return.s6 armasm -g --cpu ARM9TDMI --apcs /interwork ../src/tx_thread_context_save.s7 armasm -g --cpu ARM9TDMI --apcs /interwork ../src/tx_thread_context_restore.s8 armasm -g --cpu ARM9TDMI --apcs /interwork ../src/tx_thread_interrupt_control.s9 armasm -g --cpu ARM9TDMI --apcs /interwork ../src/tx_timer_interrupt.s10 armasm -g --cpu ARM9TDMI --apcs /interwork ../src/tx_thread_interrupt_disable.s11 armasm -g --cpu ARM9TDMI --apcs /interwork ../src/tx_thread_interrupt_restore.s[all …]
2 armasm -g --cpu=cortex-a8.no_neon --apcs=interwork tx_initialize_low_level.s3 armasm -g --cpu=cortex-a8.no_neon --apcs=interwork ../src/tx_thread_stack_build.s4 armasm -g --cpu=cortex-a8.no_neon --apcs=interwork ../src/tx_thread_schedule.s5 armasm -g --cpu=cortex-a8.no_neon --apcs=interwork ../src/tx_thread_system_return.s6 armasm -g --cpu=cortex-a8.no_neon --apcs=interwork ../src/tx_thread_context_save.s7 armasm -g --cpu=cortex-a8.no_neon --apcs=interwork ../src/tx_thread_context_restore.s8 armasm -g --cpu=cortex-a8.no_neon --apcs=interwork ../src/tx_thread_interrupt_control.s9 armasm -g --cpu=cortex-a8.no_neon --apcs=interwork ../src/tx_timer_interrupt.s10 armasm -g --cpu=cortex-a8.no_neon --apcs=interwork ../src/tx_thread_fiq_context_restore.s11 armasm -g --cpu=cortex-a8.no_neon --apcs=interwork ../src/tx_thread_fiq_context_save.s[all …]
2 armasm -g --cpu=cortex-m3 --apcs=/interwork tx_initialize_low_level.S3 armasm -g --cpu=cortex-m3 --apcs=/interwork ../module_manager/src/tx_thread_stack_build.S4 armasm -g --cpu=cortex-m3 --apcs=/interwork ../module_manager/src/tx_thread_schedule.S --diag_suppr…5 armasm -g --cpu=cortex-m3 --apcs=/interwork ../module_manager/src/tx_thread_system_return.S6 armasm -g --cpu=cortex-m3 --apcs=/interwork ../module_manager/src/tx_thread_context_save.S7 armasm -g --cpu=cortex-m3 --apcs=/interwork ../module_manager/src/tx_thread_context_restore.S8 armasm -g --cpu=cortex-m3 --apcs=/interwork ../module_manager/src/tx_thread_interrupt_control.S9 armasm -g --cpu=cortex-m3 --apcs=/interwork ../module_manager/src/tx_timer_interrupt.S10 armasm -g --cpu=cortex-m3 --apcs=/interwork ../module_manager/src/tx_thread_interrupt_disable.S11 armasm -g --cpu=cortex-m3 --apcs=/interwork ../module_manager/src/tx_thread_interrupt_restore.S[all …]
2 arm-none-eabi-gcc -c -g -mcpu=cortex-a7 tx_initialize_low_level.S3 arm-none-eabi-gcc -c -g -mcpu=cortex-a7 ../src/tx_thread_stack_build.S4 arm-none-eabi-gcc -c -g -mcpu=cortex-a7 ../src/tx_thread_schedule.S5 arm-none-eabi-gcc -c -g -mcpu=cortex-a7 ../src/tx_thread_system_return.S6 arm-none-eabi-gcc -c -g -mcpu=cortex-a7 ../src/tx_thread_context_save.S7 arm-none-eabi-gcc -c -g -mcpu=cortex-a7 ../src/tx_thread_context_restore.S8 arm-none-eabi-gcc -c -g -mcpu=cortex-a7 ../src/tx_thread_interrupt_control.S9 arm-none-eabi-gcc -c -g -mcpu=cortex-a7 ../src/tx_timer_interrupt.S10 arm-none-eabi-gcc -c -g -mcpu=cortex-a7 ../src/tx_thread_interrupt_disable.S11 arm-none-eabi-gcc -c -g -mcpu=cortex-a7 ../src/tx_thread_interrupt_restore.S[all …]
2 arm-none-eabi-gcc -c -g -mcpu=cortex-a5 tx_initialize_low_level.S3 arm-none-eabi-gcc -c -g -mcpu=cortex-a5 ../src/tx_thread_context_restore.S4 arm-none-eabi-gcc -c -g -mcpu=cortex-a5 ../src/tx_thread_context_save.S5 arm-none-eabi-gcc -c -g -mcpu=cortex-a5 ../src/tx_thread_interrupt_control.S6 arm-none-eabi-gcc -c -g -mcpu=cortex-a5 ../src/tx_thread_interrupt_disable.S7 arm-none-eabi-gcc -c -g -mcpu=cortex-a5 ../src/tx_thread_interrupt_restore.S8 arm-none-eabi-gcc -c -g -mcpu=cortex-a5 ../src/tx_thread_irq_nesting_end.S9 arm-none-eabi-gcc -c -g -mcpu=cortex-a5 ../src/tx_thread_irq_nesting_start.S10 arm-none-eabi-gcc -c -g -mcpu=cortex-a5 ../src/tx_thread_schedule.S11 arm-none-eabi-gcc -c -g -mcpu=cortex-a5 ../src/tx_thread_smp_core_get.S[all …]
2 arm-none-eabi-gcc -c -g -mcpu=cortex-a9 tx_initialize_low_level.S3 arm-none-eabi-gcc -c -g -mcpu=cortex-a9 ../src/tx_thread_context_restore.S4 arm-none-eabi-gcc -c -g -mcpu=cortex-a9 ../src/tx_thread_context_save.S5 arm-none-eabi-gcc -c -g -mcpu=cortex-a9 ../src/tx_thread_interrupt_control.S6 arm-none-eabi-gcc -c -g -mcpu=cortex-a9 ../src/tx_thread_interrupt_disable.S7 arm-none-eabi-gcc -c -g -mcpu=cortex-a9 ../src/tx_thread_interrupt_restore.S8 arm-none-eabi-gcc -c -g -mcpu=cortex-a9 ../src/tx_thread_irq_nesting_end.S9 arm-none-eabi-gcc -c -g -mcpu=cortex-a9 ../src/tx_thread_irq_nesting_start.S10 arm-none-eabi-gcc -c -g -mcpu=cortex-a9 ../src/tx_thread_schedule.S11 arm-none-eabi-gcc -c -g -mcpu=cortex-a9 ../src/tx_thread_smp_core_get.S[all …]
2 armasm -g --cpu ARM1136J-S --apcs /interwork tx_initialize_low_level.s3 armasm -g --cpu ARM1136J-S --apcs /interwork ../src/tx_thread_stack_build.s4 armasm -g --cpu ARM1136J-S --apcs /interwork ../src/tx_thread_schedule.s5 armasm -g --cpu ARM1136J-S --apcs /interwork ../src/tx_thread_system_return.s6 armasm -g --cpu ARM1136J-S --apcs /interwork ../src/tx_thread_context_save.s7 armasm -g --cpu ARM1136J-S --apcs /interwork ../src/tx_thread_context_restore.s8 armasm -g --cpu ARM1136J-S --apcs /interwork ../src/tx_thread_interrupt_control.s9 armasm -g --cpu ARM1136J-S --apcs /interwork ../src/tx_timer_interrupt.s10 armasm -g --cpu ARM1136J-S --apcs /interwork ../src/tx_thread_interrupt_disable.s11 armasm -g --cpu ARM1136J-S --apcs /interwork ../src/tx_thread_interrupt_restore.s[all …]
2 arm-none-eabi-gcc -c -g -mcpu=arm9 tx_initialize_low_level.S3 arm-none-eabi-gcc -c -g -mcpu=arm9 ../src/tx_thread_stack_build.S4 arm-none-eabi-gcc -c -g -mcpu=arm9 ../src/tx_thread_schedule.S5 arm-none-eabi-gcc -c -g -mcpu=arm9 ../src/tx_thread_system_return.S6 arm-none-eabi-gcc -c -g -mcpu=arm9 ../src/tx_thread_context_save.S7 arm-none-eabi-gcc -c -g -mcpu=arm9 ../src/tx_thread_context_restore.S8 arm-none-eabi-gcc -c -g -mcpu=arm9 ../src/tx_thread_interrupt_control.S9 arm-none-eabi-gcc -c -g -mcpu=arm9 ../src/tx_timer_interrupt.S10 arm-none-eabi-gcc -c -g -mcpu=arm9 ../src/tx_thread_interrupt_disable.S11 arm-none-eabi-gcc -c -g -mcpu=arm9 ../src/tx_thread_interrupt_restore.S[all …]
2 armasm -g --cpu=cortex-a9.no_neon --fpu=softvfp --apcs=interwork tx_initialize_low_level.s3 armasm -g --cpu=cortex-a9.no_neon --fpu=softvfp --apcs=interwork ../src/tx_thread_stack_build.s4 armasm -g --cpu=cortex-a9.no_neon --fpu=softvfp --apcs=interwork ../src/tx_thread_schedule.s5 armasm -g --cpu=cortex-a9.no_neon --fpu=softvfp --apcs=interwork ../src/tx_thread_system_return.s6 armasm -g --cpu=cortex-a9.no_neon --fpu=softvfp --apcs=interwork ../src/tx_thread_context_save.s7 armasm -g --cpu=cortex-a9.no_neon --fpu=softvfp --apcs=interwork ../src/tx_thread_context_restore.s8 armasm -g --cpu=cortex-a9.no_neon --fpu=softvfp --apcs=interwork ../src/tx_thread_interrupt_control…9 armasm -g --cpu=cortex-a9.no_neon --fpu=softvfp --apcs=interwork ../src/tx_timer_interrupt.s10 armasm -g --cpu=cortex-a9.no_neon --fpu=softvfp --apcs=interwork ../src/tx_thread_fiq_context_resto…11 armasm -g --cpu=cortex-a9.no_neon --fpu=softvfp --apcs=interwork ../src/tx_thread_fiq_context_save.s[all …]
2 armasm -g --cpu=cortex-a7.no_neon --fpu=softvfp --apcs=interwork tx_initialize_low_level.s3 armasm -g --cpu=cortex-a7.no_neon --fpu=softvfp --apcs=interwork ../src/tx_thread_stack_build.s4 armasm -g --cpu=cortex-a7.no_neon --fpu=softvfp --apcs=interwork ../src/tx_thread_schedule.s5 armasm -g --cpu=cortex-a7.no_neon --fpu=softvfp --apcs=interwork ../src/tx_thread_system_return.s6 armasm -g --cpu=cortex-a7.no_neon --fpu=softvfp --apcs=interwork ../src/tx_thread_context_save.s7 armasm -g --cpu=cortex-a7.no_neon --fpu=softvfp --apcs=interwork ../src/tx_thread_context_restore.s8 armasm -g --cpu=cortex-a7.no_neon --fpu=softvfp --apcs=interwork ../src/tx_thread_interrupt_control…9 armasm -g --cpu=cortex-a7.no_neon --fpu=softvfp --apcs=interwork ../src/tx_timer_interrupt.s10 armasm -g --cpu=cortex-a7.no_neon --fpu=softvfp --apcs=interwork ../src/tx_thread_fiq_context_resto…11 armasm -g --cpu=cortex-a7.no_neon --fpu=softvfp --apcs=interwork ../src/tx_thread_fiq_context_save.s[all …]
2 arm-none-eabi-gcc -c -g -mcpu=cortex-m23 ../module_manager/src/tx_initialize_low_level.S3 arm-none-eabi-gcc -c -g -mcpu=cortex-m23 ../module_manager/src/tx_thread_context_restore.S4 arm-none-eabi-gcc -c -g -mcpu=cortex-m23 ../module_manager/src/tx_thread_context_save.S5 arm-none-eabi-gcc -c -g -mcpu=cortex-m23 ../module_manager/src/tx_thread_interrupt_control.S6 arm-none-eabi-gcc -c -g -mcpu=cortex-m23 ../module_manager/src/tx_thread_interrupt_disable.S7 arm-none-eabi-gcc -c -g -mcpu=cortex-m23 ../module_manager/src/tx_thread_interrupt_restore.S8 arm-none-eabi-gcc -c -g -mcpu=cortex-m23 ../module_manager/src/tx_thread_schedule.S9 arm-none-eabi-gcc -c -g -mcpu=cortex-m23 ../module_manager/src/tx_thread_secure_stack_allocate.S10 arm-none-eabi-gcc -c -g -mcpu=cortex-m23 ../module_manager/src/tx_thread_secure_stack_free.S11 arm-none-eabi-gcc -c -g -mcpu=cortex-m23 ../module_manager/src/tx_thread_stack_build.S[all …]
3 armasm -g --cpreproc --cpu=cortex-m7.fp.dp --apcs=/interwork tx_initialize_low_level.S5 armasm -g --cpreproc --cpu=cortex-m7.fp.dp --apcs=/interwork ../module_manager/src/tx_thread_stack_…6 armasm -g --cpreproc --cpu=cortex-m7.fp.dp --apcs=/interwork ../module_manager/src/tx_thread_schedu…7 armasm -g --cpreproc --cpu=cortex-m7.fp.dp --apcs=/interwork ../module_manager/src/tx_thread_system…8 armasm -g --cpreproc --cpu=cortex-m7.fp.dp --apcs=/interwork ../module_manager/src/tx_thread_contex…9 armasm -g --cpreproc --cpu=cortex-m7.fp.dp --apcs=/interwork ../module_manager/src/tx_thread_contex…10 armasm -g --cpreproc --cpu=cortex-m7.fp.dp --apcs=/interwork ../module_manager/src/tx_thread_interr…11 armasm -g --cpreproc --cpu=cortex-m7.fp.dp --apcs=/interwork ../module_manager/src/tx_timer_interru…12 armasm -g --cpreproc --cpu=cortex-m7.fp.dp --apcs=/interwork ../module_manager/src/tx_thread_interr…13 armasm -g --cpreproc --cpu=cortex-m7.fp.dp --apcs=/interwork ../module_manager/src/tx_thread_interr…[all …]
2 armasm -g --cpreproc --cpu=cortex-m4 --fpu=vfpv4 --apcs=/interwork tx_initialize_low_level.S3 armasm -g --cpreproc --cpu=cortex-m4 --fpu=vfpv4 --apcs=/interwork ../module_manager/src/tx_thread_…4 armasm -g --cpreproc --cpu=cortex-m4 --fpu=vfpv4 --apcs=/interwork ../module_manager/src/tx_thread_…5 armasm -g --cpreproc --cpu=cortex-m4 --fpu=vfpv4 --apcs=/interwork ../module_manager/src/tx_thread_…6 armasm -g --cpreproc --cpu=cortex-m4 --fpu=vfpv4 --apcs=/interwork ../module_manager/src/tx_thread_…7 armasm -g --cpreproc --cpu=cortex-m4 --fpu=vfpv4 --apcs=/interwork ../module_manager/src/tx_thread_…8 armasm -g --cpreproc --cpu=cortex-m4 --fpu=vfpv4 --apcs=/interwork ../module_manager/src/tx_thread_…9 armasm -g --cpreproc --cpu=cortex-m4 --fpu=vfpv4 --apcs=/interwork ../module_manager/src/tx_timer_i…10 armasm -g --cpreproc --cpu=cortex-m4 --fpu=vfpv4 --apcs=/interwork ../module_manager/src/tx_thread_…11 armasm -g --cpreproc --cpu=cortex-m4 --fpu=vfpv4 --apcs=/interwork ../module_manager/src/tx_thread_…[all …]
2 arm-none-eabi-gcc -c -g -mcpu=cortex-a12 tx_initialize_low_level.S3 arm-none-eabi-gcc -c -g -mcpu=cortex-a12 ../src/tx_thread_stack_build.S4 arm-none-eabi-gcc -c -g -mcpu=cortex-a12 ../src/tx_thread_schedule.S5 arm-none-eabi-gcc -c -g -mcpu=cortex-a12 ../src/tx_thread_system_return.S6 arm-none-eabi-gcc -c -g -mcpu=cortex-a12 ../src/tx_thread_context_save.S7 arm-none-eabi-gcc -c -g -mcpu=cortex-a12 ../src/tx_thread_context_restore.S8 arm-none-eabi-gcc -c -g -mcpu=cortex-a12 ../src/tx_thread_interrupt_control.S9 arm-none-eabi-gcc -c -g -mcpu=cortex-a12 ../src/tx_timer_interrupt.S10 arm-none-eabi-gcc -c -g -mcpu=cortex-a12 ../src/tx_thread_interrupt_disable.S11 arm-none-eabi-gcc -c -g -mcpu=cortex-a12 ../src/tx_thread_interrupt_restore.S[all …]
2 arm-none-eabi-gcc -c -g -mcpu=cortex-a17 tx_initialize_low_level.S3 arm-none-eabi-gcc -c -g -mcpu=cortex-a17 ../src/tx_thread_stack_build.S4 arm-none-eabi-gcc -c -g -mcpu=cortex-a17 ../src/tx_thread_schedule.S5 arm-none-eabi-gcc -c -g -mcpu=cortex-a17 ../src/tx_thread_system_return.S6 arm-none-eabi-gcc -c -g -mcpu=cortex-a17 ../src/tx_thread_context_save.S7 arm-none-eabi-gcc -c -g -mcpu=cortex-a17 ../src/tx_thread_context_restore.S8 arm-none-eabi-gcc -c -g -mcpu=cortex-a17 ../src/tx_thread_interrupt_control.S9 arm-none-eabi-gcc -c -g -mcpu=cortex-a17 ../src/tx_timer_interrupt.S10 arm-none-eabi-gcc -c -g -mcpu=cortex-a17 ../src/tx_thread_interrupt_disable.S11 arm-none-eabi-gcc -c -g -mcpu=cortex-a17 ../src/tx_thread_interrupt_restore.S[all …]
2 arm-none-eabi-gcc -c -g -mcpu=cortex-r5 tx_initialize_low_level.S3 arm-none-eabi-gcc -c -g -mcpu=cortex-r5 ../src/tx_thread_stack_build.S4 arm-none-eabi-gcc -c -g -mcpu=cortex-r5 ../src/tx_thread_schedule.S5 arm-none-eabi-gcc -c -g -mcpu=cortex-r5 ../src/tx_thread_system_return.S6 arm-none-eabi-gcc -c -g -mcpu=cortex-r5 ../src/tx_thread_context_save.S7 arm-none-eabi-gcc -c -g -mcpu=cortex-r5 ../src/tx_thread_context_restore.S8 arm-none-eabi-gcc -c -g -mcpu=cortex-r5 ../src/tx_thread_interrupt_control.S9 arm-none-eabi-gcc -c -g -mcpu=cortex-r5 ../src/tx_timer_interrupt.S10 arm-none-eabi-gcc -c -g -mcpu=cortex-r5 ../src/tx_thread_interrupt_disable.S11 arm-none-eabi-gcc -c -g -mcpu=cortex-r5 ../src/tx_thread_interrupt_restore.S[all …]
2 arm-none-eabi-gcc -c -g -mcpu=cortex-r4 tx_initialize_low_level.S3 arm-none-eabi-gcc -c -g -mcpu=cortex-r4 ../src/tx_thread_stack_build.S4 arm-none-eabi-gcc -c -g -mcpu=cortex-r4 ../src/tx_thread_schedule.S5 arm-none-eabi-gcc -c -g -mcpu=cortex-r4 ../src/tx_thread_system_return.S6 arm-none-eabi-gcc -c -g -mcpu=cortex-r4 ../src/tx_thread_context_save.S7 arm-none-eabi-gcc -c -g -mcpu=cortex-r4 ../src/tx_thread_context_restore.S8 arm-none-eabi-gcc -c -g -mcpu=cortex-r4 ../src/tx_thread_interrupt_control.S9 arm-none-eabi-gcc -c -g -mcpu=cortex-r4 ../src/tx_timer_interrupt.S10 arm-none-eabi-gcc -c -g -mcpu=cortex-r4 ../src/tx_thread_interrupt_disable.S11 arm-none-eabi-gcc -c -g -mcpu=cortex-r4 ../src/tx_thread_interrupt_restore.S[all …]
2 arm-none-eabi-gcc -c -g -mcpu=cortex-a5 tx_initialize_low_level.S3 arm-none-eabi-gcc -c -g -mcpu=cortex-a5 ../src/tx_thread_stack_build.S4 arm-none-eabi-gcc -c -g -mcpu=cortex-a5 ../src/tx_thread_schedule.S5 arm-none-eabi-gcc -c -g -mcpu=cortex-a5 ../src/tx_thread_system_return.S6 arm-none-eabi-gcc -c -g -mcpu=cortex-a5 ../src/tx_thread_context_save.S7 arm-none-eabi-gcc -c -g -mcpu=cortex-a5 ../src/tx_thread_context_restore.S8 arm-none-eabi-gcc -c -g -mcpu=cortex-a5 ../src/tx_thread_interrupt_control.S9 arm-none-eabi-gcc -c -g -mcpu=cortex-a5 ../src/tx_timer_interrupt.S10 arm-none-eabi-gcc -c -g -mcpu=cortex-a5 ../src/tx_thread_interrupt_disable.S11 arm-none-eabi-gcc -c -g -mcpu=cortex-a5 ../src/tx_thread_interrupt_restore.S[all …]
2 arm-none-eabi-gcc -c -g -mcpu=arm1136j-s tx_initialize_low_level.S3 arm-none-eabi-gcc -c -g -mcpu=arm1136j-s ../src/tx_thread_stack_build.S4 arm-none-eabi-gcc -c -g -mcpu=arm1136j-s ../src/tx_thread_schedule.S5 arm-none-eabi-gcc -c -g -mcpu=arm1136j-s ../src/tx_thread_system_return.S6 arm-none-eabi-gcc -c -g -mcpu=arm1136j-s ../src/tx_thread_context_save.S7 arm-none-eabi-gcc -c -g -mcpu=arm1136j-s ../src/tx_thread_context_restore.S8 arm-none-eabi-gcc -c -g -mcpu=arm1136j-s ../src/tx_thread_interrupt_control.S9 arm-none-eabi-gcc -c -g -mcpu=arm1136j-s ../src/tx_timer_interrupt.S10 arm-none-eabi-gcc -c -g -mcpu=arm1136j-s ../src/tx_thread_interrupt_disable.S11 arm-none-eabi-gcc -c -g -mcpu=arm1136j-s ../src/tx_thread_interrupt_restore.S[all …]