/Linux-v4.19/arch/mips/pci/ |
D | pcie-octeon.c | 95 static int cvmx_pcie_rc_initialize(int pcie_port); 105 static inline uint64_t cvmx_pcie_get_io_base_address(int pcie_port) in cvmx_pcie_get_io_base_address() argument 114 pcie_addr.io.port = pcie_port; in cvmx_pcie_get_io_base_address() 126 static inline uint64_t cvmx_pcie_get_io_size(int pcie_port) in cvmx_pcie_get_io_size() argument 139 static inline uint64_t cvmx_pcie_get_mem_base_address(int pcie_port) in cvmx_pcie_get_mem_base_address() argument 146 pcie_addr.mem.subdid = 3 + pcie_port; in cvmx_pcie_get_mem_base_address() 158 static inline uint64_t cvmx_pcie_get_mem_size(int pcie_port) in cvmx_pcie_get_mem_size() argument 172 static uint32_t cvmx_pcie_cfgx_read(int pcie_port, uint32_t cfg_offset) in cvmx_pcie_cfgx_read() argument 178 cvmx_write_csr(CVMX_PESCX_CFG_RD(pcie_port), pescx_cfg_rd.u64); in cvmx_pcie_cfgx_read() 179 pescx_cfg_rd.u64 = cvmx_read_csr(CVMX_PESCX_CFG_RD(pcie_port)); in cvmx_pcie_cfgx_read() [all …]
|
/Linux-v4.19/drivers/pci/controller/dwc/ |
D | pcie-designware.h | 108 struct pcie_port; 126 int (*rd_own_conf)(struct pcie_port *pp, int where, int size, u32 *val); 127 int (*wr_own_conf)(struct pcie_port *pp, int where, int size, u32 val); 128 int (*rd_other_conf)(struct pcie_port *pp, struct pci_bus *bus, 130 int (*wr_other_conf)(struct pcie_port *pp, struct pci_bus *bus, 132 int (*host_init)(struct pcie_port *pp); 133 void (*msi_set_irq)(struct pcie_port *pp, int irq); 134 void (*msi_clear_irq)(struct pcie_port *pp, int irq); 135 phys_addr_t (*get_msi_addr)(struct pcie_port *pp); 136 u32 (*get_msi_data)(struct pcie_port *pp, int pos); [all …]
|
D | pci-keystone.h | 37 phys_addr_t ks_dw_pcie_get_msi_addr(struct pcie_port *pp); 46 int ks_dw_pcie_wr_other_conf(struct pcie_port *pp, struct pci_bus *bus, 48 int ks_dw_pcie_rd_other_conf(struct pcie_port *pp, struct pci_bus *bus, 52 void ks_dw_pcie_msi_irq_ack(int i, struct pcie_port *pp); 53 void ks_dw_pcie_msi_set_irq(struct pcie_port *pp, int irq); 54 void ks_dw_pcie_msi_clear_irq(struct pcie_port *pp, int irq); 55 void ks_dw_pcie_v3_65_scan_bus(struct pcie_port *pp); 56 int ks_dw_pcie_msi_host_init(struct pcie_port *pp);
|
D | pci-keystone-dw.c | 80 phys_addr_t ks_dw_pcie_get_msi_addr(struct pcie_port *pp) in ks_dw_pcie_get_msi_addr() 101 struct pcie_port *pp = &pci->pp; in ks_dw_pcie_handle_msi_irq() 123 void ks_dw_pcie_msi_irq_ack(int irq, struct pcie_port *pp) in ks_dw_pcie_msi_irq_ack() 138 void ks_dw_pcie_msi_set_irq(struct pcie_port *pp, int irq) in ks_dw_pcie_msi_set_irq() 149 void ks_dw_pcie_msi_clear_irq(struct pcie_port *pp, int irq) in ks_dw_pcie_msi_clear_irq() 160 int ks_dw_pcie_msi_host_init(struct pcie_port *pp) in ks_dw_pcie_msi_host_init() 288 struct pcie_port *pp = &pci->pp; in ks_dw_pcie_setup_rc_app_regs() 338 struct pcie_port *pp = &pci->pp; in ks_pcie_cfg_setup() 358 int ks_dw_pcie_rd_other_conf(struct pcie_port *pp, struct pci_bus *bus, in ks_dw_pcie_rd_other_conf() 371 int ks_dw_pcie_wr_other_conf(struct pcie_port *pp, struct pci_bus *bus, in ks_dw_pcie_wr_other_conf() [all …]
|
D | pcie-designware-host.c | 23 static int dw_pcie_rd_own_conf(struct pcie_port *pp, int where, int size, in dw_pcie_rd_own_conf() 35 static int dw_pcie_wr_own_conf(struct pcie_port *pp, int where, int size, in dw_pcie_wr_own_conf() 78 irqreturn_t dw_handle_msi_irq(struct pcie_port *pp) in dw_handle_msi_irq() 116 struct pcie_port *pp; in dw_chained_msi_isr() 128 struct pcie_port *pp = irq_data_get_irq_chip_data(data); in dw_pci_setup_msi_msg() 157 struct pcie_port *pp = irq_data_get_irq_chip_data(data); in dw_pci_bottom_mask() 180 struct pcie_port *pp = irq_data_get_irq_chip_data(data); in dw_pci_bottom_unmask() 204 struct pcie_port *pp; in dw_pci_bottom_ack() 225 struct pcie_port *pp = domain->host_data; in dw_pcie_irq_domain_alloc() 253 struct pcie_port *pp = irq_data_get_irq_chip_data(data); in dw_pcie_irq_domain_free() [all …]
|
D | pcie-histb.c | 77 static void histb_pcie_dbi_w_mode(struct pcie_port *pp, bool enable) in histb_pcie_dbi_w_mode() 91 static void histb_pcie_dbi_r_mode(struct pcie_port *pp, bool enable) in histb_pcie_dbi_r_mode() 125 static int histb_pcie_rd_own_conf(struct pcie_port *pp, int where, in histb_pcie_rd_own_conf() 138 static int histb_pcie_wr_own_conf(struct pcie_port *pp, int where, in histb_pcie_wr_own_conf() 167 static int histb_pcie_establish_link(struct pcie_port *pp) in histb_pcie_establish_link() 195 static int histb_pcie_host_init(struct pcie_port *pp) in histb_pcie_host_init() 229 static int histb_pcie_host_enable(struct pcie_port *pp) in histb_pcie_host_enable() 306 struct pcie_port *pp; in histb_pcie_probe()
|
D | pcie-spear13xx.c | 75 struct pcie_port *pp = &pci->pp; in spear13xx_pcie_establish_link() 137 struct pcie_port *pp = &pci->pp; in spear13xx_pcie_irq_handler() 155 struct pcie_port *pp = &pci->pp; in spear13xx_pcie_enable_interrupts() 177 static int spear13xx_pcie_host_init(struct pcie_port *pp) in spear13xx_pcie_host_init() 196 struct pcie_port *pp = &pci->pp; in spear13xx_add_pcie_port()
|
D | pci-layerscape.c | 134 static int ls_pcie_host_init(struct pcie_port *pp) in ls_pcie_host_init() 158 static int ls1021_pcie_host_init(struct pcie_port *pp) in ls1021_pcie_host_init() 185 static int ls_pcie_msi_host_init(struct pcie_port *pp) in ls_pcie_msi_host_init() 277 struct pcie_port *pp = &pci->pp; in ls_add_pcie_port()
|
D | pci-exynos.c | 237 struct pcie_port *pp = &pci->pp; in exynos_pcie_establish_link() 300 struct pcie_port *pp = &pci->pp; in exynos_pcie_msi_init() 341 static int exynos_pcie_rd_own_conf(struct pcie_port *pp, int where, int size, in exynos_pcie_rd_own_conf() 354 static int exynos_pcie_wr_own_conf(struct pcie_port *pp, int where, int size, in exynos_pcie_wr_own_conf() 379 static int exynos_pcie_host_init(struct pcie_port *pp) in exynos_pcie_host_init() 400 struct pcie_port *pp = &pci->pp; in exynos_add_pcie_port()
|
D | pcie-designware-plat.c | 38 static int dw_plat_pcie_host_init(struct pcie_port *pp) in dw_plat_pcie_host_init() 51 static void dw_plat_set_num_vectors(struct pcie_port *pp) in dw_plat_set_num_vectors() 112 struct pcie_port *pp = &pci->pp; in dw_plat_add_pcie_port()
|
D | pcie-hisi.c | 145 static int hisi_pcie_cfg_read(struct pcie_port *pp, int where, int size, in hisi_pcie_cfg_read() 170 static int hisi_pcie_cfg_write(struct pcie_port *pp, int where, int size, in hisi_pcie_cfg_write() 232 struct pcie_port *pp = &pci->pp; in hisi_add_pcie_port()
|
D | pcie-kirin.c | 338 static int kirin_pcie_rd_own_conf(struct pcie_port *pp, in kirin_pcie_rd_own_conf() 352 static int kirin_pcie_wr_own_conf(struct pcie_port *pp, in kirin_pcie_wr_own_conf() 400 static int kirin_pcie_establish_link(struct pcie_port *pp) in kirin_pcie_establish_link() 429 static int kirin_pcie_host_init(struct pcie_port *pp) in kirin_pcie_host_init()
|
D | pci-keystone.c | 85 struct pcie_port *pp = &pci->pp; in ks_pcie_establish_link() 260 static int __init ks_pcie_host_init(struct pcie_port *pp) in ks_pcie_host_init() 315 struct pcie_port *pp = &pci->pp; in ks_add_pcie_port()
|
D | pcie-artpec6.c | 110 struct pcie_port *pp = &pci->pp; in artpec6_pcie_cpu_addr_fixup() 358 struct pcie_port *pp = &pci->pp; in artpec6_pcie_enable_interrupts() 364 static int artpec6_pcie_host_init(struct pcie_port *pp) in artpec6_pcie_host_init() 390 struct pcie_port *pp = &pci->pp; in artpec6_add_pcie_port()
|
D | pcie-armada8k.c | 135 static int armada8k_pcie_host_init(struct pcie_port *pp) in armada8k_pcie_host_init() 171 struct pcie_port *pp = &pci->pp; in armada8k_add_pcie_port()
|
D | pci-dra7xx.c | 197 static int dra7xx_pcie_host_init(struct pcie_port *pp) in dra7xx_pcie_host_init() 230 static int dra7xx_pcie_init_irq_domain(struct pcie_port *pp) in dra7xx_pcie_init_irq_domain() 257 struct pcie_port *pp = &pci->pp; in dra7xx_pcie_msi_irq_handler() 440 struct pcie_port *pp = &pci->pp; in dra7xx_add_pcie_port()
|
D | pci-imx6.c | 627 static int imx6_pcie_host_init(struct pcie_port *pp) in imx6_pcie_host_init() 658 struct pcie_port *pp = &pci->pp; in imx6_add_pcie_port()
|
/Linux-v4.19/arch/arm/mach-mv78xx0/ |
D | pcie.c | 26 struct pcie_port { struct 36 static struct pcie_port pcie_port[8]; argument 78 struct pcie_port *pp = pcie_port + i; in mv78xx0_pcie_preinit() 103 struct pcie_port *pp; in mv78xx0_pcie_setup() 108 pp = &pcie_port[nr]; in mv78xx0_pcie_setup() 125 static int pcie_valid_config(struct pcie_port *pp, int bus, int dev) in pcie_valid_config() 141 struct pcie_port *pp = sys->private_data; in pcie_rd_conf() 161 struct pcie_port *pp = sys->private_data; in pcie_wr_conf() 219 struct pcie_port *pp = sys->private_data; in mv78xx0_pcie_map_irq() 237 struct pcie_port *pp = &pcie_port[num_pcie_ports++]; in add_pcie_port()
|
/Linux-v4.19/arch/arm/mach-dove/ |
D | pcie.c | 25 struct pcie_port { struct 34 static struct pcie_port pcie_port[2]; argument 40 struct pcie_port *pp; in dove_pcie_setup() 45 pp = &pcie_port[nr]; in dove_pcie_setup() 83 static int pcie_valid_config(struct pcie_port *pp, int bus, int dev) in pcie_valid_config() 99 struct pcie_port *pp = sys->private_data; in pcie_rd_conf() 119 struct pcie_port *pp = sys->private_data; in pcie_wr_conf() 177 struct pcie_port *pp = sys->private_data; in dove_pcie_map_irq() 194 struct pcie_port *pp = &pcie_port[num_pcie_ports++]; in add_pcie_port()
|
/Linux-v4.19/drivers/net/ethernet/cavium/liquidio/ |
D | cn66xx_device.c | 92 r64 = lio_pci_readq(oct, CN6XXX_DPI_SLI_PRTX_CFG(oct->pcie_port)); in lio_cn6xxx_setup_pcie_mps() 94 lio_pci_writeq(oct, r64, CN6XXX_DPI_SLI_PRTX_CFG(oct->pcie_port)); in lio_cn6xxx_setup_pcie_mps() 115 r64 = octeon_read_csr64(oct, CN6XXX_SLI_S2M_PORTX_CTL(oct->pcie_port)); in lio_cn6xxx_setup_pcie_mrrs() 117 octeon_write_csr64(oct, CN6XXX_SLI_S2M_PORTX_CTL(oct->pcie_port), r64); in lio_cn6xxx_setup_pcie_mrrs() 120 r64 = lio_pci_readq(oct, CN6XXX_DPI_SLI_PRTX_CFG(oct->pcie_port)); in lio_cn6xxx_setup_pcie_mrrs() 122 lio_pci_writeq(oct, r64, CN6XXX_DPI_SLI_PRTX_CFG(oct->pcie_port)); in lio_cn6xxx_setup_pcie_mrrs() 170 (oct->pcie_port * 0x5555555555555555ULL)); in lio_cn6xxx_setup_global_input_regs() 203 (oct->pcie_port * 0x5555555555555555ULL)); in lio_cn6xxx_setup_global_output_regs() 423 bar1 = lio_pci_readq(oct, CN6XXX_BAR1_REG(idx, oct->pcie_port)); in lio_cn6xxx_bar1_idx_setup() 425 CN6XXX_BAR1_REG(idx, oct->pcie_port)); in lio_cn6xxx_bar1_idx_setup() [all …]
|
D | cn23xx_pf_device.c | 82 "CN23XX_DPI_SLI_PRTX_CFG", oct->pcie_port, in cn23xx_dump_pf_initialized_regs() 83 CN23XX_DPI_SLI_PRTX_CFG(oct->pcie_port), in cn23xx_dump_pf_initialized_regs() 84 lio_pci_readq(oct, CN23XX_DPI_SLI_PRTX_CFG(oct->pcie_port))); in cn23xx_dump_pf_initialized_regs() 88 "CN23XX_SLI_S2M_PORTX_CTL", oct->pcie_port, in cn23xx_dump_pf_initialized_regs() 89 CVM_CAST64(CN23XX_SLI_S2M_PORTX_CTL(oct->pcie_port)), in cn23xx_dump_pf_initialized_regs() 91 oct, CN23XX_SLI_S2M_PORTX_CTL(oct->pcie_port)))); in cn23xx_dump_pf_initialized_regs() 303 u16 mac_no = oct->pcie_port; in cn23xx_setup_global_mac_regs() 423 reg_val = oct->pcie_port << CN23XX_PKT_INPUT_CTL_MAC_NUM_POS; in cn23xx_pf_setup_global_input_regs() 712 u16 mac_no = oct->pcie_port; in cn23xx_setup_pf_mbox() 1050 oct, CN23XX_PEM_BAR1_INDEX_REG(oct->pcie_port, idx)); in cn23xx_bar1_idx_setup() [all …]
|
D | octeon_nic.c | 68 rdp->pcie_port = oct->pcie_port; in octeon_alloc_soft_command_resp()
|
D | request_manager.c | 658 rdp->pcie_port = oct->pcie_port; in octeon_prepare_soft_command() 695 rdp->pcie_port = oct->pcie_port; in octeon_prepare_soft_command()
|
D | lio_ethtool.c | 2622 reg = CN23XX_SLI_PKT_MAC_RINFO64(oct->pcie_port, oct->pf_num); in cn23xx_read_csr_reg() 2625 reg, oct->pcie_port, oct->pf_num, in cn23xx_read_csr_reg() 2629 reg = CN23XX_SLI_MAC_PF_INT_ENB64(oct->pcie_port, oct->pf_num); in cn23xx_read_csr_reg() 2632 reg, oct->pcie_port, oct->pf_num, in cn23xx_read_csr_reg() 2636 reg = CN23XX_SLI_MAC_PF_INT_SUM64(oct->pcie_port, oct->pf_num); in cn23xx_read_csr_reg() 2639 reg, oct->pcie_port, oct->pf_num, in cn23xx_read_csr_reg() 2648 reg = 0x27300 + oct->pcie_port * CN23XX_MAC_INT_OFFSET + in cn23xx_read_csr_reg() 2652 oct->pcie_port, oct->pf_num, (u64)octeon_read_csr64(oct, reg)); in cn23xx_read_csr_reg() 2655 reg = 0x27200 + oct->pcie_port * CN23XX_MAC_INT_OFFSET + in cn23xx_read_csr_reg() 2659 reg, oct->pcie_port, oct->pf_num, in cn23xx_read_csr_reg() [all …]
|
D | liquidio_common.h | 552 u64 pcie_port:3; member 556 u64 pcie_port:3;
|