Home
last modified time | relevance | path

Searched refs:SRBM_SOFT_RESET (Results 1 – 25 of 27) sorted by relevance

12

/Linux-v4.19/drivers/gpu/drm/amd/amdgpu/
Dsi_ih.c255 tmp = RREG32(SRBM_SOFT_RESET); in si_ih_soft_reset()
258 WREG32(SRBM_SOFT_RESET, tmp); in si_ih_soft_reset()
259 tmp = RREG32(SRBM_SOFT_RESET); in si_ih_soft_reset()
264 WREG32(SRBM_SOFT_RESET, tmp); in si_ih_soft_reset()
265 tmp = RREG32(SRBM_SOFT_RESET); in si_ih_soft_reset()
Dvce_v3_0.c631 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE0, 1); in vce_v3_0_check_soft_reset()
632 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE1, 1); in vce_v3_0_check_soft_reset()
636 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE0, 1); in vce_v3_0_check_soft_reset()
637 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE1, 1); in vce_v3_0_check_soft_reset()
Dvce_v4_0.c711 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE0, 1);
712 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE1, 1);
716 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE0, 1);
717 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE1, 1);
Dsdma_v3_0.c1337 if (REG_GET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SDMA) || in sdma_v3_0_pre_soft_reset()
1338 REG_GET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SDMA1)) { in sdma_v3_0_pre_soft_reset()
1356 if (REG_GET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SDMA) || in sdma_v3_0_post_soft_reset()
1357 REG_GET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SDMA1)) { in sdma_v3_0_post_soft_reset()
Dcz_ih.c389 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, in cz_ih_soft_reset()
Diceland_ih.c389 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, in iceland_ih_soft_reset()
Dgmc_v6_0.c1030 SRBM_SOFT_RESET, SOFT_RESET_VMC, 1); in gmc_v6_0_soft_reset()
1036 SRBM_SOFT_RESET, SOFT_RESET_MC, 1); in gmc_v6_0_soft_reset()
Dtonga_ih.c412 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, in tonga_ih_check_soft_reset()
Dvce_v2_0.c515 WREG32_FIELD(SRBM_SOFT_RESET, SOFT_RESET_VCE, 1); in vce_v2_0_soft_reset()
Dgmc_v7_0.c1192 SRBM_SOFT_RESET, SOFT_RESET_VMC, 1); in gmc_v7_0_soft_reset()
1198 SRBM_SOFT_RESET, SOFT_RESET_MC, 1); in gmc_v7_0_soft_reset()
Duvd_v6_0.c748 WREG32_FIELD(SRBM_SOFT_RESET, SOFT_RESET_UVD, 0); in uvd_v6_0_start()
1154 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_UVD, 1); in uvd_v6_0_check_soft_reset()
Dgmc_v8_0.c1305 SRBM_SOFT_RESET, SOFT_RESET_VMC, 1); in gmc_v8_0_check_soft_reset()
1311 SRBM_SOFT_RESET, SOFT_RESET_MC, 1); in gmc_v8_0_check_soft_reset()
Dsid.h344 #define SRBM_SOFT_RESET 0x398 macro
Duvd_v7_0.c1462 SRBM_SOFT_RESET, SOFT_RESET_UVD, 1);
/Linux-v4.19/drivers/gpu/drm/radeon/
Dcik_sdma.c277 WREG32(SRBM_SOFT_RESET, SOFT_RESET_SDMA | SOFT_RESET_SDMA1); in cik_sdma_gfx_stop()
278 (void)RREG32(SRBM_SOFT_RESET); in cik_sdma_gfx_stop()
280 WREG32(SRBM_SOFT_RESET, 0); in cik_sdma_gfx_stop()
281 (void)RREG32(SRBM_SOFT_RESET); in cik_sdma_gfx_stop()
Dr600.c1793 tmp = RREG32(SRBM_SOFT_RESET); in r600_gpu_soft_reset()
1796 WREG32(SRBM_SOFT_RESET, tmp); in r600_gpu_soft_reset()
1797 tmp = RREG32(SRBM_SOFT_RESET); in r600_gpu_soft_reset()
1802 WREG32(SRBM_SOFT_RESET, tmp); in r600_gpu_soft_reset()
1803 tmp = RREG32(SRBM_SOFT_RESET); in r600_gpu_soft_reset()
1864 WREG32(SRBM_SOFT_RESET, tmp); in r600_gpu_pci_config_reset()
1866 WREG32(SRBM_SOFT_RESET, 0); in r600_gpu_pci_config_reset()
3533 WREG32(SRBM_SOFT_RESET, SOFT_RESET_RLC); in r600_rlc_stop()
3534 RREG32(SRBM_SOFT_RESET); in r600_rlc_stop()
3536 WREG32(SRBM_SOFT_RESET, 0); in r600_rlc_stop()
[all …]
Duvd_v1_0.c291 WREG32_P(SRBM_SOFT_RESET, 0, ~SOFT_RESET_UVD); in uvd_v1_0_start()
Dni.c1931 tmp = RREG32(SRBM_SOFT_RESET); in cayman_gpu_soft_reset()
1934 WREG32(SRBM_SOFT_RESET, tmp); in cayman_gpu_soft_reset()
1935 tmp = RREG32(SRBM_SOFT_RESET); in cayman_gpu_soft_reset()
1940 WREG32(SRBM_SOFT_RESET, tmp); in cayman_gpu_soft_reset()
1941 tmp = RREG32(SRBM_SOFT_RESET); in cayman_gpu_soft_reset()
Devergreen.c3983 tmp = RREG32(SRBM_SOFT_RESET); in evergreen_gpu_soft_reset()
3986 WREG32(SRBM_SOFT_RESET, tmp); in evergreen_gpu_soft_reset()
3987 tmp = RREG32(SRBM_SOFT_RESET); in evergreen_gpu_soft_reset()
3992 WREG32(SRBM_SOFT_RESET, tmp); in evergreen_gpu_soft_reset()
3993 tmp = RREG32(SRBM_SOFT_RESET); in evergreen_gpu_soft_reset()
Dnid.h74 #define SRBM_SOFT_RESET 0x0E60 macro
Dsi.c3961 tmp = RREG32(SRBM_SOFT_RESET); in si_gpu_soft_reset()
3964 WREG32(SRBM_SOFT_RESET, tmp); in si_gpu_soft_reset()
3965 tmp = RREG32(SRBM_SOFT_RESET); in si_gpu_soft_reset()
3970 WREG32(SRBM_SOFT_RESET, tmp); in si_gpu_soft_reset()
3971 tmp = RREG32(SRBM_SOFT_RESET); in si_gpu_soft_reset()
Dsid.h342 #define SRBM_SOFT_RESET 0x0E60 macro
Dcikd.h465 #define SRBM_SOFT_RESET 0xE60 macro
Dcik.c5033 tmp = RREG32(SRBM_SOFT_RESET); in cik_gpu_soft_reset()
5036 WREG32(SRBM_SOFT_RESET, tmp); in cik_gpu_soft_reset()
5037 tmp = RREG32(SRBM_SOFT_RESET); in cik_gpu_soft_reset()
5042 WREG32(SRBM_SOFT_RESET, tmp); in cik_gpu_soft_reset()
5043 tmp = RREG32(SRBM_SOFT_RESET); in cik_gpu_soft_reset()
Devergreend.h1181 #define SRBM_SOFT_RESET 0x0E60 macro

12