Searched full:qoriq_clk_platform_pll (Results 1 – 13 of 13) sorted by relevance
230 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL260 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL271 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL282 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL293 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL304 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL315 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL326 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL337 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL362 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
152 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL154 <&clockgen QORIQ_CLK_PLATFORM_PLL163 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL182 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL277 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL359 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL370 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL382 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL393 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL402 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
275 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL339 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL348 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL357 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL423 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL434 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL445 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL456 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL470 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL472 <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
283 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL367 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL375 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL383 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL391 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL399 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL401 <&clockgen QORIQ_CLK_PLATFORM_PLL409 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL411 <&clockgen QORIQ_CLK_PLATFORM_PLL419 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
302 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL304 <&clockgen QORIQ_CLK_PLATFORM_PLL421 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL497 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL510 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL524 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL536 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL548 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL558 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL567 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
392 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL418 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL420 <&clockgen QORIQ_CLK_PLATFORM_PLL520 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL534 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL548 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL563 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL576 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL589 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL599 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
677 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL734 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL747 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL759 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL771 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL783 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL796 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL808 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL820 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL833 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
125 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL
73 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL QORIQ_CLK_PLL_DIV(4)>,74 <&clockgen QORIQ_CLK_PLATFORM_PLL QORIQ_CLK_PLL_DIV(4)>;
84 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL QORIQ_CLK_PLL_DIV(2)>,85 <&clockgen QORIQ_CLK_PLATFORM_PLL QORIQ_CLK_PLL_DIV(2)>;
10 #define QORIQ_CLK_PLATFORM_PLL 4 macro
59 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL
1422 case QORIQ_CLK_PLATFORM_PLL: in clockgen_clk_get()