Searched full:qoriq_clk_platform_pll (Results 1 – 11 of 11) sorted by relevance
246 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL257 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL268 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL279 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL290 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL301 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL312 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL323 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL348 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL364 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
152 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL154 <&clockgen QORIQ_CLK_PLATFORM_PLL163 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL182 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL351 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL362 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL374 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL385 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL394 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL424 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL QORIQ_CLK_PLL_DIV(1)>;[all …]
360 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL368 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL376 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL384 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL392 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL394 <&clockgen QORIQ_CLK_PLATFORM_PLL402 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL404 <&clockgen QORIQ_CLK_PLATFORM_PLL412 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL414 <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
319 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL328 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL337 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL403 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL414 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL425 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL436 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL450 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL452 <&clockgen QORIQ_CLK_PLATFORM_PLL497 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
407 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL409 <&clockgen QORIQ_CLK_PLATFORM_PLL509 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL523 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL537 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL552 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL564 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL576 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL585 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL593 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
299 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL301 <&clockgen QORIQ_CLK_PLATFORM_PLL487 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL500 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL514 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL525 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL536 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL545 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL554 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL563 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
720 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL733 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL745 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL757 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL769 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL782 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL794 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL806 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL819 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL821 <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
125 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL
84 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL QORIQ_CLK_PLL_DIV(2)>,85 <&clockgen QORIQ_CLK_PLATFORM_PLL QORIQ_CLK_PLL_DIV(2)>;
10 #define QORIQ_CLK_PLATFORM_PLL 4 macro
1416 case QORIQ_CLK_PLATFORM_PLL: in clockgen_clk_get()