Lines Matching full:pcie
3 * PCIe host controller driver for the following SoCs
34 #include "pcie-designware.h"
299 static inline void appl_writel(struct tegra_pcie_dw *pcie, const u32 value, in appl_writel() argument
302 writel_relaxed(value, pcie->appl_base + reg); in appl_writel()
305 static inline u32 appl_readl(struct tegra_pcie_dw *pcie, const u32 reg) in appl_readl() argument
307 return readl_relaxed(pcie->appl_base + reg); in appl_readl()
314 static void tegra_pcie_icc_set(struct tegra_pcie_dw *pcie) in tegra_pcie_icc_set() argument
316 struct dw_pcie *pci = &pcie->pci; in tegra_pcie_icc_set()
319 val = dw_pcie_readw_dbi(pci, pcie->pcie_cap_base + PCI_EXP_LNKSTA); in tegra_pcie_icc_set()
326 if (icc_set_bw(pcie->icc_path, MBps_to_icc(val), 0)) in tegra_pcie_icc_set()
327 dev_err(pcie->dev, "can't set bw[%u]\n", val); in tegra_pcie_icc_set()
332 clk_set_rate(pcie->core_clk, pcie_gen_freq[speed]); in tegra_pcie_icc_set()
338 struct tegra_pcie_dw *pcie = to_tegra_pcie(pci); in apply_bad_link_workaround() local
347 val = dw_pcie_readw_dbi(pci, pcie->pcie_cap_base + PCI_EXP_LNKSTA); in apply_bad_link_workaround()
351 if (pcie->init_link_width > current_link_width) { in apply_bad_link_workaround()
352 dev_warn(pci->dev, "PCIe link is bad, width reduced\n"); in apply_bad_link_workaround()
353 val = dw_pcie_readw_dbi(pci, pcie->pcie_cap_base + in apply_bad_link_workaround()
357 dw_pcie_writew_dbi(pci, pcie->pcie_cap_base + in apply_bad_link_workaround()
360 val = dw_pcie_readw_dbi(pci, pcie->pcie_cap_base + in apply_bad_link_workaround()
363 dw_pcie_writew_dbi(pci, pcie->pcie_cap_base + in apply_bad_link_workaround()
371 struct tegra_pcie_dw *pcie = arg; in tegra_pcie_rp_irq_handler() local
372 struct dw_pcie *pci = &pcie->pci; in tegra_pcie_rp_irq_handler()
377 status_l0 = appl_readl(pcie, APPL_INTR_STATUS_L0); in tegra_pcie_rp_irq_handler()
379 status_l1 = appl_readl(pcie, APPL_INTR_STATUS_L1_0_0); in tegra_pcie_rp_irq_handler()
380 appl_writel(pcie, status_l1, APPL_INTR_STATUS_L1_0_0); in tegra_pcie_rp_irq_handler()
381 if (!pcie->of_data->has_sbr_reset_fix && in tegra_pcie_rp_irq_handler()
384 val = appl_readl(pcie, APPL_CAR_RESET_OVRD); in tegra_pcie_rp_irq_handler()
386 appl_writel(pcie, val, APPL_CAR_RESET_OVRD); in tegra_pcie_rp_irq_handler()
388 val = appl_readl(pcie, APPL_CAR_RESET_OVRD); in tegra_pcie_rp_irq_handler()
390 appl_writel(pcie, val, APPL_CAR_RESET_OVRD); in tegra_pcie_rp_irq_handler()
399 status_l1 = appl_readl(pcie, APPL_INTR_STATUS_L1_8_0); in tegra_pcie_rp_irq_handler()
401 appl_writel(pcie, in tegra_pcie_rp_irq_handler()
407 val_w = dw_pcie_readw_dbi(pci, pcie->pcie_cap_base + in tegra_pcie_rp_irq_handler()
410 dw_pcie_writew_dbi(pci, pcie->pcie_cap_base + in tegra_pcie_rp_irq_handler()
413 appl_writel(pcie, in tegra_pcie_rp_irq_handler()
417 val_w = dw_pcie_readw_dbi(pci, pcie->pcie_cap_base + in tegra_pcie_rp_irq_handler()
425 status_l1 = appl_readl(pcie, APPL_INTR_STATUS_L1_18); in tegra_pcie_rp_irq_handler()
447 static void pex_ep_event_hot_rst_done(struct tegra_pcie_dw *pcie) in pex_ep_event_hot_rst_done() argument
451 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L0); in pex_ep_event_hot_rst_done()
452 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_0_0); in pex_ep_event_hot_rst_done()
453 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_1); in pex_ep_event_hot_rst_done()
454 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_2); in pex_ep_event_hot_rst_done()
455 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_3); in pex_ep_event_hot_rst_done()
456 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_6); in pex_ep_event_hot_rst_done()
457 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_7); in pex_ep_event_hot_rst_done()
458 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_8_0); in pex_ep_event_hot_rst_done()
459 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_9); in pex_ep_event_hot_rst_done()
460 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_10); in pex_ep_event_hot_rst_done()
461 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_11); in pex_ep_event_hot_rst_done()
462 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_13); in pex_ep_event_hot_rst_done()
463 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_14); in pex_ep_event_hot_rst_done()
464 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_15); in pex_ep_event_hot_rst_done()
465 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_17); in pex_ep_event_hot_rst_done()
466 appl_writel(pcie, 0xFFFFFFFF, APPL_MSI_CTRL_2); in pex_ep_event_hot_rst_done()
468 val = appl_readl(pcie, APPL_CTRL); in pex_ep_event_hot_rst_done()
470 appl_writel(pcie, val, APPL_CTRL); in pex_ep_event_hot_rst_done()
475 struct tegra_pcie_dw *pcie = arg; in tegra_pcie_ep_irq_thread() local
476 struct dw_pcie_ep *ep = &pcie->pci.ep; in tegra_pcie_ep_irq_thread()
477 struct dw_pcie *pci = &pcie->pci; in tegra_pcie_ep_irq_thread()
480 if (test_and_clear_bit(0, &pcie->link_status)) in tegra_pcie_ep_irq_thread()
483 tegra_pcie_icc_set(pcie); in tegra_pcie_ep_irq_thread()
485 if (pcie->of_data->has_ltr_req_fix) in tegra_pcie_ep_irq_thread()
489 val = dw_pcie_readl_dbi(pci, pcie->cfg_link_cap_l1sub); in tegra_pcie_ep_irq_thread()
501 appl_writel(pcie, val, APPL_LTR_MSG_1); in tegra_pcie_ep_irq_thread()
504 val = appl_readl(pcie, APPL_LTR_MSG_2); in tegra_pcie_ep_irq_thread()
506 appl_writel(pcie, val, APPL_LTR_MSG_2); in tegra_pcie_ep_irq_thread()
510 val = appl_readl(pcie, APPL_LTR_MSG_2); in tegra_pcie_ep_irq_thread()
518 dev_err(pcie->dev, "Failed to send LTR message\n"); in tegra_pcie_ep_irq_thread()
526 struct tegra_pcie_dw *pcie = arg; in tegra_pcie_ep_hard_irq() local
530 status_l0 = appl_readl(pcie, APPL_INTR_STATUS_L0); in tegra_pcie_ep_hard_irq()
532 status_l1 = appl_readl(pcie, APPL_INTR_STATUS_L1_0_0); in tegra_pcie_ep_hard_irq()
533 appl_writel(pcie, status_l1, APPL_INTR_STATUS_L1_0_0); in tegra_pcie_ep_hard_irq()
536 pex_ep_event_hot_rst_done(pcie); in tegra_pcie_ep_hard_irq()
539 link_status = appl_readl(pcie, APPL_LINK_STATUS); in tegra_pcie_ep_hard_irq()
541 dev_dbg(pcie->dev, "Link is up with Host\n"); in tegra_pcie_ep_hard_irq()
542 set_bit(0, &pcie->link_status); in tegra_pcie_ep_hard_irq()
551 status_l1 = appl_readl(pcie, APPL_INTR_STATUS_L1_15); in tegra_pcie_ep_hard_irq()
552 appl_writel(pcie, status_l1, APPL_INTR_STATUS_L1_15); in tegra_pcie_ep_hard_irq()
561 dev_warn(pcie->dev, "Random interrupt (STATUS = 0x%08X)\n", in tegra_pcie_ep_hard_irq()
563 appl_writel(pcie, status_l0, APPL_INTR_STATUS_L0); in tegra_pcie_ep_hard_irq()
574 struct tegra_pcie_dw *pcie = to_tegra_pcie(pci); in tegra_pcie_dw_rd_own_conf() local
582 if (!pcie->of_data->has_msix_doorbell_access_fix && in tegra_pcie_dw_rd_own_conf()
596 struct tegra_pcie_dw *pcie = to_tegra_pcie(pci); in tegra_pcie_dw_wr_own_conf() local
604 if (!pcie->of_data->has_msix_doorbell_access_fix && in tegra_pcie_dw_wr_own_conf()
618 static void disable_aspm_l11(struct tegra_pcie_dw *pcie) in disable_aspm_l11() argument
622 val = dw_pcie_readl_dbi(&pcie->pci, pcie->cfg_link_cap_l1sub); in disable_aspm_l11()
624 dw_pcie_writel_dbi(&pcie->pci, pcie->cfg_link_cap_l1sub, val); in disable_aspm_l11()
627 static void disable_aspm_l12(struct tegra_pcie_dw *pcie) in disable_aspm_l12() argument
631 val = dw_pcie_readl_dbi(&pcie->pci, pcie->cfg_link_cap_l1sub); in disable_aspm_l12()
633 dw_pcie_writel_dbi(&pcie->pci, pcie->cfg_link_cap_l1sub, val); in disable_aspm_l12()
636 static inline u32 event_counter_prog(struct tegra_pcie_dw *pcie, u32 event) in event_counter_prog() argument
640 val = dw_pcie_readl_dbi(&pcie->pci, pcie->ras_des_cap + in event_counter_prog()
646 dw_pcie_writel_dbi(&pcie->pci, pcie->ras_des_cap + in event_counter_prog()
648 val = dw_pcie_readl_dbi(&pcie->pci, pcie->ras_des_cap + in event_counter_prog()
656 struct tegra_pcie_dw *pcie = (struct tegra_pcie_dw *) in aspm_state_cnt() local
661 event_counter_prog(pcie, EVENT_COUNTER_EVENT_Tx_L0S)); in aspm_state_cnt()
664 event_counter_prog(pcie, EVENT_COUNTER_EVENT_Rx_L0S)); in aspm_state_cnt()
667 event_counter_prog(pcie, EVENT_COUNTER_EVENT_L1)); in aspm_state_cnt()
670 event_counter_prog(pcie, EVENT_COUNTER_EVENT_L1_1)); in aspm_state_cnt()
673 event_counter_prog(pcie, EVENT_COUNTER_EVENT_L1_2)); in aspm_state_cnt()
676 dw_pcie_writel_dbi(&pcie->pci, pcie->ras_des_cap + in aspm_state_cnt()
683 dw_pcie_writel_dbi(&pcie->pci, pcie->ras_des_cap + in aspm_state_cnt()
689 static void init_host_aspm(struct tegra_pcie_dw *pcie) in init_host_aspm() argument
691 struct dw_pcie *pci = &pcie->pci; in init_host_aspm()
695 pcie->cfg_link_cap_l1sub = val + PCI_L1SS_CAP; in init_host_aspm()
697 pcie->ras_des_cap = dw_pcie_find_ext_capability(&pcie->pci, in init_host_aspm()
703 dw_pcie_writel_dbi(pci, pcie->ras_des_cap + in init_host_aspm()
707 val = dw_pcie_readl_dbi(pci, pcie->cfg_link_cap_l1sub); in init_host_aspm()
709 val |= (pcie->aspm_cmrt << 8); in init_host_aspm()
710 val |= (pcie->aspm_pwr_on_t << 19); in init_host_aspm()
711 dw_pcie_writel_dbi(pci, pcie->cfg_link_cap_l1sub, val); in init_host_aspm()
716 val |= (pcie->aspm_l0s_enter_lat << PORT_AFR_L0S_ENTRANCE_LAT_SHIFT); in init_host_aspm()
721 static void init_debugfs(struct tegra_pcie_dw *pcie) in init_debugfs() argument
723 debugfs_create_devm_seqfile(pcie->dev, "aspm_state_cnt", pcie->debugfs, in init_debugfs()
727 static inline void disable_aspm_l12(struct tegra_pcie_dw *pcie) { return; } in disable_aspm_l12() argument
728 static inline void disable_aspm_l11(struct tegra_pcie_dw *pcie) { return; } in disable_aspm_l11() argument
729 static inline void init_host_aspm(struct tegra_pcie_dw *pcie) { return; } in init_host_aspm() argument
730 static inline void init_debugfs(struct tegra_pcie_dw *pcie) { return; } in init_debugfs() argument
736 struct tegra_pcie_dw *pcie = to_tegra_pcie(pci); in tegra_pcie_enable_system_interrupts() local
740 val = appl_readl(pcie, APPL_INTR_EN_L0_0); in tegra_pcie_enable_system_interrupts()
742 appl_writel(pcie, val, APPL_INTR_EN_L0_0); in tegra_pcie_enable_system_interrupts()
744 if (!pcie->of_data->has_sbr_reset_fix) { in tegra_pcie_enable_system_interrupts()
745 val = appl_readl(pcie, APPL_INTR_EN_L1_0_0); in tegra_pcie_enable_system_interrupts()
747 appl_writel(pcie, val, APPL_INTR_EN_L1_0_0); in tegra_pcie_enable_system_interrupts()
750 if (pcie->enable_cdm_check) { in tegra_pcie_enable_system_interrupts()
751 val = appl_readl(pcie, APPL_INTR_EN_L0_0); in tegra_pcie_enable_system_interrupts()
752 val |= pcie->of_data->cdm_chk_int_en_bit; in tegra_pcie_enable_system_interrupts()
753 appl_writel(pcie, val, APPL_INTR_EN_L0_0); in tegra_pcie_enable_system_interrupts()
755 val = appl_readl(pcie, APPL_INTR_EN_L1_18); in tegra_pcie_enable_system_interrupts()
758 appl_writel(pcie, val, APPL_INTR_EN_L1_18); in tegra_pcie_enable_system_interrupts()
761 val_w = dw_pcie_readw_dbi(&pcie->pci, pcie->pcie_cap_base + in tegra_pcie_enable_system_interrupts()
763 pcie->init_link_width = (val_w & PCI_EXP_LNKSTA_NLW) >> in tegra_pcie_enable_system_interrupts()
766 val_w = dw_pcie_readw_dbi(&pcie->pci, pcie->pcie_cap_base + in tegra_pcie_enable_system_interrupts()
769 dw_pcie_writew_dbi(&pcie->pci, pcie->pcie_cap_base + PCI_EXP_LNKCTL, in tegra_pcie_enable_system_interrupts()
776 struct tegra_pcie_dw *pcie = to_tegra_pcie(pci); in tegra_pcie_enable_legacy_interrupts() local
780 val = appl_readl(pcie, APPL_INTR_EN_L0_0); in tegra_pcie_enable_legacy_interrupts()
783 appl_writel(pcie, val, APPL_INTR_EN_L0_0); in tegra_pcie_enable_legacy_interrupts()
785 val = appl_readl(pcie, APPL_INTR_EN_L1_8_0); in tegra_pcie_enable_legacy_interrupts()
791 appl_writel(pcie, val, APPL_INTR_EN_L1_8_0); in tegra_pcie_enable_legacy_interrupts()
797 struct tegra_pcie_dw *pcie = to_tegra_pcie(pci); in tegra_pcie_enable_msi_interrupts() local
801 val = appl_readl(pcie, APPL_INTR_EN_L0_0); in tegra_pcie_enable_msi_interrupts()
804 appl_writel(pcie, val, APPL_INTR_EN_L0_0); in tegra_pcie_enable_msi_interrupts()
810 struct tegra_pcie_dw *pcie = to_tegra_pcie(pci); in tegra_pcie_enable_interrupts() local
813 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L0); in tegra_pcie_enable_interrupts()
814 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_0_0); in tegra_pcie_enable_interrupts()
815 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_1); in tegra_pcie_enable_interrupts()
816 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_2); in tegra_pcie_enable_interrupts()
817 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_3); in tegra_pcie_enable_interrupts()
818 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_6); in tegra_pcie_enable_interrupts()
819 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_7); in tegra_pcie_enable_interrupts()
820 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_8_0); in tegra_pcie_enable_interrupts()
821 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_9); in tegra_pcie_enable_interrupts()
822 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_10); in tegra_pcie_enable_interrupts()
823 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_11); in tegra_pcie_enable_interrupts()
824 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_13); in tegra_pcie_enable_interrupts()
825 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_14); in tegra_pcie_enable_interrupts()
826 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_15); in tegra_pcie_enable_interrupts()
827 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_17); in tegra_pcie_enable_interrupts()
835 static void config_gen3_gen4_eq_presets(struct tegra_pcie_dw *pcie) in config_gen3_gen4_eq_presets() argument
837 struct dw_pcie *pci = &pcie->pci; in config_gen3_gen4_eq_presets()
841 for (i = 0; i < pcie->num_lanes; i++) { in config_gen3_gen4_eq_presets()
879 val |= (pcie->of_data->gen4_preset_vec << in config_gen3_gen4_eq_presets()
892 struct tegra_pcie_dw *pcie = to_tegra_pcie(pci); in tegra_pcie_dw_host_init() local
898 if (!pcie->pcie_cap_base) in tegra_pcie_dw_host_init()
899 pcie->pcie_cap_base = dw_pcie_find_capability(&pcie->pci, in tegra_pcie_dw_host_init()
921 val = dw_pcie_readl_dbi(pci, pcie->pcie_cap_base + PCI_EXP_LNKCAP); in tegra_pcie_dw_host_init()
923 val |= (pcie->num_lanes << PCI_EXP_LNKSTA_NLW_SHIFT); in tegra_pcie_dw_host_init()
924 dw_pcie_writel_dbi(pci, pcie->pcie_cap_base + PCI_EXP_LNKCAP, val); in tegra_pcie_dw_host_init()
927 if (pcie->enable_srns) { in tegra_pcie_dw_host_init()
928 val_16 = dw_pcie_readw_dbi(pci, pcie->pcie_cap_base + in tegra_pcie_dw_host_init()
931 dw_pcie_writew_dbi(pci, pcie->pcie_cap_base + PCI_EXP_LNKSTA, in tegra_pcie_dw_host_init()
935 config_gen3_gen4_eq_presets(pcie); in tegra_pcie_dw_host_init()
937 init_host_aspm(pcie); in tegra_pcie_dw_host_init()
940 if (!pcie->supports_clkreq) { in tegra_pcie_dw_host_init()
941 disable_aspm_l11(pcie); in tegra_pcie_dw_host_init()
942 disable_aspm_l12(pcie); in tegra_pcie_dw_host_init()
945 if (!pcie->of_data->has_l1ss_exit_fix) { in tegra_pcie_dw_host_init()
951 if (pcie->update_fc_fixup) { in tegra_pcie_dw_host_init()
957 clk_set_rate(pcie->core_clk, GEN4_CORE_CLK_FREQ); in tegra_pcie_dw_host_init()
964 struct tegra_pcie_dw *pcie = to_tegra_pcie(pci); in tegra_pcie_dw_start_link() local
969 if (pcie->of_data->mode == DW_PCIE_EP_TYPE) { in tegra_pcie_dw_start_link()
970 enable_irq(pcie->pex_rst_irq); in tegra_pcie_dw_start_link()
976 val = appl_readl(pcie, APPL_PINMUX); in tegra_pcie_dw_start_link()
978 appl_writel(pcie, val, APPL_PINMUX); in tegra_pcie_dw_start_link()
983 val = appl_readl(pcie, APPL_CTRL); in tegra_pcie_dw_start_link()
985 appl_writel(pcie, val, APPL_CTRL); in tegra_pcie_dw_start_link()
988 val = appl_readl(pcie, APPL_PINMUX); in tegra_pcie_dw_start_link()
990 appl_writel(pcie, val, APPL_PINMUX); in tegra_pcie_dw_start_link()
1005 val = appl_readl(pcie, APPL_DEBUG); in tegra_pcie_dw_start_link()
1008 tmp = appl_readl(pcie, APPL_LINK_STATUS); in tegra_pcie_dw_start_link()
1018 val = appl_readl(pcie, APPL_CTRL); in tegra_pcie_dw_start_link()
1020 appl_writel(pcie, val, APPL_CTRL); in tegra_pcie_dw_start_link()
1022 reset_control_assert(pcie->core_rst); in tegra_pcie_dw_start_link()
1023 reset_control_deassert(pcie->core_rst); in tegra_pcie_dw_start_link()
1037 tegra_pcie_icc_set(pcie); in tegra_pcie_dw_start_link()
1046 struct tegra_pcie_dw *pcie = to_tegra_pcie(pci); in tegra_pcie_dw_link_up() local
1047 u32 val = dw_pcie_readw_dbi(pci, pcie->pcie_cap_base + PCI_EXP_LNKSTA); in tegra_pcie_dw_link_up()
1054 struct tegra_pcie_dw *pcie = to_tegra_pcie(pci); in tegra_pcie_dw_stop_link() local
1056 disable_irq(pcie->pex_rst_irq); in tegra_pcie_dw_stop_link()
1069 static void tegra_pcie_disable_phy(struct tegra_pcie_dw *pcie) in tegra_pcie_disable_phy() argument
1071 unsigned int phy_count = pcie->phy_count; in tegra_pcie_disable_phy()
1074 phy_power_off(pcie->phys[phy_count]); in tegra_pcie_disable_phy()
1075 phy_exit(pcie->phys[phy_count]); in tegra_pcie_disable_phy()
1079 static int tegra_pcie_enable_phy(struct tegra_pcie_dw *pcie) in tegra_pcie_enable_phy() argument
1084 for (i = 0; i < pcie->phy_count; i++) { in tegra_pcie_enable_phy()
1085 ret = phy_init(pcie->phys[i]); in tegra_pcie_enable_phy()
1089 ret = phy_power_on(pcie->phys[i]); in tegra_pcie_enable_phy()
1098 phy_power_off(pcie->phys[i]); in tegra_pcie_enable_phy()
1100 phy_exit(pcie->phys[i]); in tegra_pcie_enable_phy()
1106 static int tegra_pcie_dw_parse_dt(struct tegra_pcie_dw *pcie) in tegra_pcie_dw_parse_dt() argument
1108 struct platform_device *pdev = to_platform_device(pcie->dev); in tegra_pcie_dw_parse_dt()
1109 struct device_node *np = pcie->dev->of_node; in tegra_pcie_dw_parse_dt()
1112 pcie->dbi_res = platform_get_resource_byname(pdev, IORESOURCE_MEM, "dbi"); in tegra_pcie_dw_parse_dt()
1113 if (!pcie->dbi_res) { in tegra_pcie_dw_parse_dt()
1114 dev_err(pcie->dev, "Failed to find \"dbi\" region\n"); in tegra_pcie_dw_parse_dt()
1118 ret = of_property_read_u32(np, "nvidia,aspm-cmrt-us", &pcie->aspm_cmrt); in tegra_pcie_dw_parse_dt()
1120 dev_info(pcie->dev, "Failed to read ASPM T_cmrt: %d\n", ret); in tegra_pcie_dw_parse_dt()
1125 &pcie->aspm_pwr_on_t); in tegra_pcie_dw_parse_dt()
1127 dev_info(pcie->dev, "Failed to read ASPM Power On time: %d\n", in tegra_pcie_dw_parse_dt()
1131 &pcie->aspm_l0s_enter_lat); in tegra_pcie_dw_parse_dt()
1133 dev_info(pcie->dev, in tegra_pcie_dw_parse_dt()
1136 ret = of_property_read_u32(np, "num-lanes", &pcie->num_lanes); in tegra_pcie_dw_parse_dt()
1138 dev_err(pcie->dev, "Failed to read num-lanes: %d\n", ret); in tegra_pcie_dw_parse_dt()
1142 ret = of_property_read_u32_index(np, "nvidia,bpmp", 1, &pcie->cid); in tegra_pcie_dw_parse_dt()
1144 dev_err(pcie->dev, "Failed to read Controller-ID: %d\n", ret); in tegra_pcie_dw_parse_dt()
1150 dev_err(pcie->dev, "Failed to find PHY entries: %d\n", in tegra_pcie_dw_parse_dt()
1154 pcie->phy_count = ret; in tegra_pcie_dw_parse_dt()
1157 pcie->update_fc_fixup = true; in tegra_pcie_dw_parse_dt()
1160 if (pcie->of_data->version == TEGRA194_DWC_IP_VER) { in tegra_pcie_dw_parse_dt()
1161 if (pcie->of_data->mode == DW_PCIE_EP_TYPE) in tegra_pcie_dw_parse_dt()
1162 pcie->enable_ext_refclk = true; in tegra_pcie_dw_parse_dt()
1164 pcie->enable_ext_refclk = in tegra_pcie_dw_parse_dt()
1165 of_property_read_bool(pcie->dev->of_node, in tegra_pcie_dw_parse_dt()
1169 pcie->supports_clkreq = in tegra_pcie_dw_parse_dt()
1170 of_property_read_bool(pcie->dev->of_node, "supports-clkreq"); in tegra_pcie_dw_parse_dt()
1172 pcie->enable_cdm_check = in tegra_pcie_dw_parse_dt()
1175 if (pcie->of_data->version == TEGRA234_DWC_IP_VER) in tegra_pcie_dw_parse_dt()
1176 pcie->enable_srns = in tegra_pcie_dw_parse_dt()
1179 if (pcie->of_data->mode == DW_PCIE_RC_TYPE) in tegra_pcie_dw_parse_dt()
1183 pcie->pex_rst_gpiod = devm_gpiod_get(pcie->dev, "reset", GPIOD_IN); in tegra_pcie_dw_parse_dt()
1184 if (IS_ERR(pcie->pex_rst_gpiod)) { in tegra_pcie_dw_parse_dt()
1185 int err = PTR_ERR(pcie->pex_rst_gpiod); in tegra_pcie_dw_parse_dt()
1191 dev_printk(level, pcie->dev, in tegra_pcie_dw_parse_dt()
1197 pcie->pex_refclk_sel_gpiod = devm_gpiod_get(pcie->dev, in tegra_pcie_dw_parse_dt()
1200 if (IS_ERR(pcie->pex_refclk_sel_gpiod)) { in tegra_pcie_dw_parse_dt()
1201 int err = PTR_ERR(pcie->pex_refclk_sel_gpiod); in tegra_pcie_dw_parse_dt()
1207 dev_printk(level, pcie->dev, in tegra_pcie_dw_parse_dt()
1210 pcie->pex_refclk_sel_gpiod = NULL; in tegra_pcie_dw_parse_dt()
1216 static int tegra_pcie_bpmp_set_ctrl_state(struct tegra_pcie_dw *pcie, in tegra_pcie_bpmp_set_ctrl_state() argument
1227 if (pcie->of_data->version == TEGRA194_DWC_IP_VER && pcie->cid == 5) in tegra_pcie_bpmp_set_ctrl_state()
1234 req.controller_state.pcie_controller = pcie->cid; in tegra_pcie_bpmp_set_ctrl_state()
1244 return tegra_bpmp_transfer(pcie->bpmp, &msg); in tegra_pcie_bpmp_set_ctrl_state()
1247 static int tegra_pcie_bpmp_set_pll_state(struct tegra_pcie_dw *pcie, in tegra_pcie_bpmp_set_pll_state() argument
1259 req.ep_ctrlr_pll_init.ep_controller = pcie->cid; in tegra_pcie_bpmp_set_pll_state()
1262 req.ep_ctrlr_pll_off.ep_controller = pcie->cid; in tegra_pcie_bpmp_set_pll_state()
1272 return tegra_bpmp_transfer(pcie->bpmp, &msg); in tegra_pcie_bpmp_set_pll_state()
1275 static void tegra_pcie_downstream_dev_to_D0(struct tegra_pcie_dw *pcie) in tegra_pcie_downstream_dev_to_D0() argument
1277 struct dw_pcie_rp *pp = &pcie->pci.pp; in tegra_pcie_downstream_dev_to_D0()
1299 dev_err(pcie->dev, "Failed to find downstream devices\n"); in tegra_pcie_downstream_dev_to_D0()
1306 dev_err(pcie->dev, in tegra_pcie_downstream_dev_to_D0()
1313 static int tegra_pcie_get_slot_regulators(struct tegra_pcie_dw *pcie) in tegra_pcie_get_slot_regulators() argument
1315 pcie->slot_ctl_3v3 = devm_regulator_get_optional(pcie->dev, "vpcie3v3"); in tegra_pcie_get_slot_regulators()
1316 if (IS_ERR(pcie->slot_ctl_3v3)) { in tegra_pcie_get_slot_regulators()
1317 if (PTR_ERR(pcie->slot_ctl_3v3) != -ENODEV) in tegra_pcie_get_slot_regulators()
1318 return PTR_ERR(pcie->slot_ctl_3v3); in tegra_pcie_get_slot_regulators()
1320 pcie->slot_ctl_3v3 = NULL; in tegra_pcie_get_slot_regulators()
1323 pcie->slot_ctl_12v = devm_regulator_get_optional(pcie->dev, "vpcie12v"); in tegra_pcie_get_slot_regulators()
1324 if (IS_ERR(pcie->slot_ctl_12v)) { in tegra_pcie_get_slot_regulators()
1325 if (PTR_ERR(pcie->slot_ctl_12v) != -ENODEV) in tegra_pcie_get_slot_regulators()
1326 return PTR_ERR(pcie->slot_ctl_12v); in tegra_pcie_get_slot_regulators()
1328 pcie->slot_ctl_12v = NULL; in tegra_pcie_get_slot_regulators()
1334 static int tegra_pcie_enable_slot_regulators(struct tegra_pcie_dw *pcie) in tegra_pcie_enable_slot_regulators() argument
1338 if (pcie->slot_ctl_3v3) { in tegra_pcie_enable_slot_regulators()
1339 ret = regulator_enable(pcie->slot_ctl_3v3); in tegra_pcie_enable_slot_regulators()
1341 dev_err(pcie->dev, in tegra_pcie_enable_slot_regulators()
1347 if (pcie->slot_ctl_12v) { in tegra_pcie_enable_slot_regulators()
1348 ret = regulator_enable(pcie->slot_ctl_12v); in tegra_pcie_enable_slot_regulators()
1350 dev_err(pcie->dev, in tegra_pcie_enable_slot_regulators()
1361 if (pcie->slot_ctl_3v3 || pcie->slot_ctl_12v) in tegra_pcie_enable_slot_regulators()
1367 if (pcie->slot_ctl_3v3) in tegra_pcie_enable_slot_regulators()
1368 regulator_disable(pcie->slot_ctl_3v3); in tegra_pcie_enable_slot_regulators()
1372 static void tegra_pcie_disable_slot_regulators(struct tegra_pcie_dw *pcie) in tegra_pcie_disable_slot_regulators() argument
1374 if (pcie->slot_ctl_12v) in tegra_pcie_disable_slot_regulators()
1375 regulator_disable(pcie->slot_ctl_12v); in tegra_pcie_disable_slot_regulators()
1376 if (pcie->slot_ctl_3v3) in tegra_pcie_disable_slot_regulators()
1377 regulator_disable(pcie->slot_ctl_3v3); in tegra_pcie_disable_slot_regulators()
1380 static int tegra_pcie_config_controller(struct tegra_pcie_dw *pcie, in tegra_pcie_config_controller() argument
1386 ret = tegra_pcie_bpmp_set_ctrl_state(pcie, true); in tegra_pcie_config_controller()
1388 dev_err(pcie->dev, in tegra_pcie_config_controller()
1389 "Failed to enable controller %u: %d\n", pcie->cid, ret); in tegra_pcie_config_controller()
1393 if (pcie->enable_ext_refclk) { in tegra_pcie_config_controller()
1394 ret = tegra_pcie_bpmp_set_pll_state(pcie, true); in tegra_pcie_config_controller()
1396 dev_err(pcie->dev, "Failed to init UPHY: %d\n", ret); in tegra_pcie_config_controller()
1401 ret = tegra_pcie_enable_slot_regulators(pcie); in tegra_pcie_config_controller()
1405 ret = regulator_enable(pcie->pex_ctl_supply); in tegra_pcie_config_controller()
1407 dev_err(pcie->dev, "Failed to enable regulator: %d\n", ret); in tegra_pcie_config_controller()
1411 ret = clk_prepare_enable(pcie->core_clk); in tegra_pcie_config_controller()
1413 dev_err(pcie->dev, "Failed to enable core clock: %d\n", ret); in tegra_pcie_config_controller()
1417 ret = reset_control_deassert(pcie->core_apb_rst); in tegra_pcie_config_controller()
1419 dev_err(pcie->dev, "Failed to deassert core APB reset: %d\n", in tegra_pcie_config_controller()
1424 if (en_hw_hot_rst || pcie->of_data->has_sbr_reset_fix) { in tegra_pcie_config_controller()
1426 val = appl_readl(pcie, APPL_CTRL); in tegra_pcie_config_controller()
1432 appl_writel(pcie, val, APPL_CTRL); in tegra_pcie_config_controller()
1435 ret = tegra_pcie_enable_phy(pcie); in tegra_pcie_config_controller()
1437 dev_err(pcie->dev, "Failed to enable PHY: %d\n", ret); in tegra_pcie_config_controller()
1442 appl_writel(pcie, pcie->dbi_res->start & APPL_CFG_BASE_ADDR_MASK, in tegra_pcie_config_controller()
1446 appl_writel(pcie, APPL_DM_TYPE_RP, APPL_DM_TYPE); in tegra_pcie_config_controller()
1448 appl_writel(pcie, 0x0, APPL_CFG_SLCG_OVERRIDE); in tegra_pcie_config_controller()
1450 val = appl_readl(pcie, APPL_CTRL); in tegra_pcie_config_controller()
1451 appl_writel(pcie, val | APPL_CTRL_SYS_PRE_DET_STATE, APPL_CTRL); in tegra_pcie_config_controller()
1453 val = appl_readl(pcie, APPL_CFG_MISC); in tegra_pcie_config_controller()
1455 appl_writel(pcie, val, APPL_CFG_MISC); in tegra_pcie_config_controller()
1457 if (pcie->enable_srns || pcie->enable_ext_refclk) { in tegra_pcie_config_controller()
1459 * When Tegra PCIe RP is using external clock, it cannot supply in tegra_pcie_config_controller()
1460 * same clock to its downstream hierarchy. Hence, gate PCIe RP in tegra_pcie_config_controller()
1464 val = appl_readl(pcie, APPL_PINMUX); in tegra_pcie_config_controller()
1467 appl_writel(pcie, val, APPL_PINMUX); in tegra_pcie_config_controller()
1470 if (!pcie->supports_clkreq) { in tegra_pcie_config_controller()
1471 val = appl_readl(pcie, APPL_PINMUX); in tegra_pcie_config_controller()
1474 appl_writel(pcie, val, APPL_PINMUX); in tegra_pcie_config_controller()
1478 appl_writel(pcie, in tegra_pcie_config_controller()
1479 pcie->atu_dma_res->start & APPL_CFG_IATU_DMA_BASE_ADDR_MASK, in tegra_pcie_config_controller()
1482 reset_control_deassert(pcie->core_rst); in tegra_pcie_config_controller()
1487 reset_control_assert(pcie->core_apb_rst); in tegra_pcie_config_controller()
1489 clk_disable_unprepare(pcie->core_clk); in tegra_pcie_config_controller()
1491 regulator_disable(pcie->pex_ctl_supply); in tegra_pcie_config_controller()
1493 tegra_pcie_disable_slot_regulators(pcie); in tegra_pcie_config_controller()
1495 if (pcie->enable_ext_refclk) in tegra_pcie_config_controller()
1496 tegra_pcie_bpmp_set_pll_state(pcie, false); in tegra_pcie_config_controller()
1498 tegra_pcie_bpmp_set_ctrl_state(pcie, false); in tegra_pcie_config_controller()
1503 static void tegra_pcie_unconfig_controller(struct tegra_pcie_dw *pcie) in tegra_pcie_unconfig_controller() argument
1507 ret = reset_control_assert(pcie->core_rst); in tegra_pcie_unconfig_controller()
1509 dev_err(pcie->dev, "Failed to assert \"core\" reset: %d\n", ret); in tegra_pcie_unconfig_controller()
1511 tegra_pcie_disable_phy(pcie); in tegra_pcie_unconfig_controller()
1513 ret = reset_control_assert(pcie->core_apb_rst); in tegra_pcie_unconfig_controller()
1515 dev_err(pcie->dev, "Failed to assert APB reset: %d\n", ret); in tegra_pcie_unconfig_controller()
1517 clk_disable_unprepare(pcie->core_clk); in tegra_pcie_unconfig_controller()
1519 ret = regulator_disable(pcie->pex_ctl_supply); in tegra_pcie_unconfig_controller()
1521 dev_err(pcie->dev, "Failed to disable regulator: %d\n", ret); in tegra_pcie_unconfig_controller()
1523 tegra_pcie_disable_slot_regulators(pcie); in tegra_pcie_unconfig_controller()
1525 if (pcie->enable_ext_refclk) { in tegra_pcie_unconfig_controller()
1526 ret = tegra_pcie_bpmp_set_pll_state(pcie, false); in tegra_pcie_unconfig_controller()
1528 dev_err(pcie->dev, "Failed to deinit UPHY: %d\n", ret); in tegra_pcie_unconfig_controller()
1531 ret = tegra_pcie_bpmp_set_ctrl_state(pcie, false); in tegra_pcie_unconfig_controller()
1533 dev_err(pcie->dev, "Failed to disable controller %d: %d\n", in tegra_pcie_unconfig_controller()
1534 pcie->cid, ret); in tegra_pcie_unconfig_controller()
1537 static int tegra_pcie_init_controller(struct tegra_pcie_dw *pcie) in tegra_pcie_init_controller() argument
1539 struct dw_pcie *pci = &pcie->pci; in tegra_pcie_init_controller()
1543 ret = tegra_pcie_config_controller(pcie, false); in tegra_pcie_init_controller()
1551 dev_err(pcie->dev, "Failed to add PCIe port: %d\n", ret); in tegra_pcie_init_controller()
1558 tegra_pcie_unconfig_controller(pcie); in tegra_pcie_init_controller()
1562 static int tegra_pcie_try_link_l2(struct tegra_pcie_dw *pcie) in tegra_pcie_try_link_l2() argument
1566 if (!tegra_pcie_dw_link_up(&pcie->pci)) in tegra_pcie_try_link_l2()
1569 val = appl_readl(pcie, APPL_RADM_STATUS); in tegra_pcie_try_link_l2()
1571 appl_writel(pcie, val, APPL_RADM_STATUS); in tegra_pcie_try_link_l2()
1573 return readl_poll_timeout_atomic(pcie->appl_base + APPL_DEBUG, val, in tegra_pcie_try_link_l2()
1578 static void tegra_pcie_dw_pme_turnoff(struct tegra_pcie_dw *pcie) in tegra_pcie_dw_pme_turnoff() argument
1583 if (!tegra_pcie_dw_link_up(&pcie->pci)) { in tegra_pcie_dw_pme_turnoff()
1584 dev_dbg(pcie->dev, "PCIe link is not up...!\n"); in tegra_pcie_dw_pme_turnoff()
1589 * PCIe controller exits from L2 only if reset is applied, so in tegra_pcie_dw_pme_turnoff()
1596 appl_writel(pcie, 0x0, APPL_INTR_EN_L0_0); in tegra_pcie_dw_pme_turnoff()
1598 if (tegra_pcie_try_link_l2(pcie)) { in tegra_pcie_dw_pme_turnoff()
1599 dev_info(pcie->dev, "Link didn't transition to L2 state\n"); in tegra_pcie_dw_pme_turnoff()
1606 data = appl_readl(pcie, APPL_PINMUX); in tegra_pcie_dw_pme_turnoff()
1608 appl_writel(pcie, data, APPL_PINMUX); in tegra_pcie_dw_pme_turnoff()
1614 data = readl(pcie->appl_base + APPL_CTRL); in tegra_pcie_dw_pme_turnoff()
1616 writel(data, pcie->appl_base + APPL_CTRL); in tegra_pcie_dw_pme_turnoff()
1618 err = readl_poll_timeout_atomic(pcie->appl_base + APPL_DEBUG, in tegra_pcie_dw_pme_turnoff()
1626 dev_info(pcie->dev, "Link didn't go to detect state\n"); in tegra_pcie_dw_pme_turnoff()
1632 data = appl_readl(pcie, APPL_PINMUX); in tegra_pcie_dw_pme_turnoff()
1637 appl_writel(pcie, data, APPL_PINMUX); in tegra_pcie_dw_pme_turnoff()
1640 static void tegra_pcie_deinit_controller(struct tegra_pcie_dw *pcie) in tegra_pcie_deinit_controller() argument
1642 tegra_pcie_downstream_dev_to_D0(pcie); in tegra_pcie_deinit_controller()
1643 dw_pcie_host_deinit(&pcie->pci.pp); in tegra_pcie_deinit_controller()
1644 tegra_pcie_dw_pme_turnoff(pcie); in tegra_pcie_deinit_controller()
1645 tegra_pcie_unconfig_controller(pcie); in tegra_pcie_deinit_controller()
1648 static int tegra_pcie_config_rp(struct tegra_pcie_dw *pcie) in tegra_pcie_config_rp() argument
1650 struct device *dev = pcie->dev; in tegra_pcie_config_rp()
1658 dev_err(dev, "Failed to get runtime sync for PCIe dev: %d\n", in tegra_pcie_config_rp()
1669 ret = tegra_pcie_init_controller(pcie); in tegra_pcie_config_rp()
1675 pcie->link_state = tegra_pcie_dw_link_up(&pcie->pci); in tegra_pcie_config_rp()
1676 if (!pcie->link_state) { in tegra_pcie_config_rp()
1687 pcie->debugfs = debugfs_create_dir(name, NULL); in tegra_pcie_config_rp()
1688 init_debugfs(pcie); in tegra_pcie_config_rp()
1693 tegra_pcie_deinit_controller(pcie); in tegra_pcie_config_rp()
1700 static void pex_ep_event_pex_rst_assert(struct tegra_pcie_dw *pcie) in pex_ep_event_pex_rst_assert() argument
1705 if (pcie->ep_state == EP_STATE_DISABLED) in pex_ep_event_pex_rst_assert()
1709 val = appl_readl(pcie, APPL_CTRL); in pex_ep_event_pex_rst_assert()
1711 appl_writel(pcie, val, APPL_CTRL); in pex_ep_event_pex_rst_assert()
1713 ret = readl_poll_timeout(pcie->appl_base + APPL_DEBUG, val, in pex_ep_event_pex_rst_assert()
1719 dev_err(pcie->dev, "Failed to go Detect state: %d\n", ret); in pex_ep_event_pex_rst_assert()
1721 reset_control_assert(pcie->core_rst); in pex_ep_event_pex_rst_assert()
1723 tegra_pcie_disable_phy(pcie); in pex_ep_event_pex_rst_assert()
1725 reset_control_assert(pcie->core_apb_rst); in pex_ep_event_pex_rst_assert()
1727 clk_disable_unprepare(pcie->core_clk); in pex_ep_event_pex_rst_assert()
1729 pm_runtime_put_sync(pcie->dev); in pex_ep_event_pex_rst_assert()
1731 if (pcie->enable_ext_refclk) { in pex_ep_event_pex_rst_assert()
1732 ret = tegra_pcie_bpmp_set_pll_state(pcie, false); in pex_ep_event_pex_rst_assert()
1734 dev_err(pcie->dev, "Failed to turn off UPHY: %d\n", in pex_ep_event_pex_rst_assert()
1738 ret = tegra_pcie_bpmp_set_pll_state(pcie, false); in pex_ep_event_pex_rst_assert()
1740 dev_err(pcie->dev, "Failed to turn off UPHY: %d\n", ret); in pex_ep_event_pex_rst_assert()
1742 pcie->ep_state = EP_STATE_DISABLED; in pex_ep_event_pex_rst_assert()
1743 dev_dbg(pcie->dev, "Uninitialization of endpoint is completed\n"); in pex_ep_event_pex_rst_assert()
1746 static void pex_ep_event_pex_rst_deassert(struct tegra_pcie_dw *pcie) in pex_ep_event_pex_rst_deassert() argument
1748 struct dw_pcie *pci = &pcie->pci; in pex_ep_event_pex_rst_deassert()
1750 struct device *dev = pcie->dev; in pex_ep_event_pex_rst_deassert()
1755 if (pcie->ep_state == EP_STATE_ENABLED) in pex_ep_event_pex_rst_deassert()
1760 dev_err(dev, "Failed to get runtime sync for PCIe dev: %d\n", in pex_ep_event_pex_rst_deassert()
1765 ret = tegra_pcie_bpmp_set_ctrl_state(pcie, true); in pex_ep_event_pex_rst_deassert()
1767 dev_err(pcie->dev, "Failed to enable controller %u: %d\n", in pex_ep_event_pex_rst_deassert()
1768 pcie->cid, ret); in pex_ep_event_pex_rst_deassert()
1772 if (pcie->enable_ext_refclk) { in pex_ep_event_pex_rst_deassert()
1773 ret = tegra_pcie_bpmp_set_pll_state(pcie, true); in pex_ep_event_pex_rst_deassert()
1775 dev_err(dev, "Failed to init UPHY for PCIe EP: %d\n", in pex_ep_event_pex_rst_deassert()
1781 ret = clk_prepare_enable(pcie->core_clk); in pex_ep_event_pex_rst_deassert()
1787 ret = reset_control_deassert(pcie->core_apb_rst); in pex_ep_event_pex_rst_deassert()
1793 ret = tegra_pcie_enable_phy(pcie); in pex_ep_event_pex_rst_deassert()
1800 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L0); in pex_ep_event_pex_rst_deassert()
1801 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_0_0); in pex_ep_event_pex_rst_deassert()
1802 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_1); in pex_ep_event_pex_rst_deassert()
1803 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_2); in pex_ep_event_pex_rst_deassert()
1804 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_3); in pex_ep_event_pex_rst_deassert()
1805 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_6); in pex_ep_event_pex_rst_deassert()
1806 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_7); in pex_ep_event_pex_rst_deassert()
1807 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_8_0); in pex_ep_event_pex_rst_deassert()
1808 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_9); in pex_ep_event_pex_rst_deassert()
1809 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_10); in pex_ep_event_pex_rst_deassert()
1810 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_11); in pex_ep_event_pex_rst_deassert()
1811 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_13); in pex_ep_event_pex_rst_deassert()
1812 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_14); in pex_ep_event_pex_rst_deassert()
1813 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_15); in pex_ep_event_pex_rst_deassert()
1814 appl_writel(pcie, 0xFFFFFFFF, APPL_INTR_STATUS_L1_17); in pex_ep_event_pex_rst_deassert()
1817 val = appl_readl(pcie, APPL_DM_TYPE); in pex_ep_event_pex_rst_deassert()
1820 appl_writel(pcie, val, APPL_DM_TYPE); in pex_ep_event_pex_rst_deassert()
1822 appl_writel(pcie, 0x0, APPL_CFG_SLCG_OVERRIDE); in pex_ep_event_pex_rst_deassert()
1824 val = appl_readl(pcie, APPL_CTRL); in pex_ep_event_pex_rst_deassert()
1827 appl_writel(pcie, val, APPL_CTRL); in pex_ep_event_pex_rst_deassert()
1829 val = appl_readl(pcie, APPL_CFG_MISC); in pex_ep_event_pex_rst_deassert()
1832 appl_writel(pcie, val, APPL_CFG_MISC); in pex_ep_event_pex_rst_deassert()
1834 val = appl_readl(pcie, APPL_PINMUX); in pex_ep_event_pex_rst_deassert()
1837 appl_writel(pcie, val, APPL_PINMUX); in pex_ep_event_pex_rst_deassert()
1839 appl_writel(pcie, pcie->dbi_res->start & APPL_CFG_BASE_ADDR_MASK, in pex_ep_event_pex_rst_deassert()
1842 appl_writel(pcie, pcie->atu_dma_res->start & in pex_ep_event_pex_rst_deassert()
1846 val = appl_readl(pcie, APPL_INTR_EN_L0_0); in pex_ep_event_pex_rst_deassert()
1850 appl_writel(pcie, val, APPL_INTR_EN_L0_0); in pex_ep_event_pex_rst_deassert()
1852 val = appl_readl(pcie, APPL_INTR_EN_L1_0_0); in pex_ep_event_pex_rst_deassert()
1855 appl_writel(pcie, val, APPL_INTR_EN_L1_0_0); in pex_ep_event_pex_rst_deassert()
1857 reset_control_deassert(pcie->core_rst); in pex_ep_event_pex_rst_deassert()
1859 if (pcie->update_fc_fixup) { in pex_ep_event_pex_rst_deassert()
1865 config_gen3_gen4_eq_presets(pcie); in pex_ep_event_pex_rst_deassert()
1867 init_host_aspm(pcie); in pex_ep_event_pex_rst_deassert()
1870 if (!pcie->supports_clkreq) { in pex_ep_event_pex_rst_deassert()
1871 disable_aspm_l11(pcie); in pex_ep_event_pex_rst_deassert()
1872 disable_aspm_l12(pcie); in pex_ep_event_pex_rst_deassert()
1875 if (!pcie->of_data->has_l1ss_exit_fix) { in pex_ep_event_pex_rst_deassert()
1881 pcie->pcie_cap_base = dw_pcie_find_capability(&pcie->pci, in pex_ep_event_pex_rst_deassert()
1885 if (pcie->enable_srns) { in pex_ep_event_pex_rst_deassert()
1886 val_16 = dw_pcie_readw_dbi(pci, pcie->pcie_cap_base + in pex_ep_event_pex_rst_deassert()
1889 dw_pcie_writew_dbi(pci, pcie->pcie_cap_base + PCI_EXP_LNKSTA, in pex_ep_event_pex_rst_deassert()
1893 clk_set_rate(pcie->core_clk, GEN4_CORE_CLK_FREQ); in pex_ep_event_pex_rst_deassert()
1910 if (pcie->of_data->has_ltr_req_fix) { in pex_ep_event_pex_rst_deassert()
1911 val = appl_readl(pcie, APPL_LTR_MSG_2); in pex_ep_event_pex_rst_deassert()
1913 appl_writel(pcie, val, APPL_LTR_MSG_2); in pex_ep_event_pex_rst_deassert()
1917 val = appl_readl(pcie, APPL_CTRL); in pex_ep_event_pex_rst_deassert()
1919 appl_writel(pcie, val, APPL_CTRL); in pex_ep_event_pex_rst_deassert()
1921 pcie->ep_state = EP_STATE_ENABLED; in pex_ep_event_pex_rst_deassert()
1927 reset_control_assert(pcie->core_rst); in pex_ep_event_pex_rst_deassert()
1928 tegra_pcie_disable_phy(pcie); in pex_ep_event_pex_rst_deassert()
1930 reset_control_assert(pcie->core_apb_rst); in pex_ep_event_pex_rst_deassert()
1932 clk_disable_unprepare(pcie->core_clk); in pex_ep_event_pex_rst_deassert()
1934 tegra_pcie_bpmp_set_pll_state(pcie, false); in pex_ep_event_pex_rst_deassert()
1936 tegra_pcie_bpmp_set_ctrl_state(pcie, false); in pex_ep_event_pex_rst_deassert()
1943 struct tegra_pcie_dw *pcie = arg; in tegra_pcie_ep_pex_rst_irq() local
1945 if (gpiod_get_value(pcie->pex_rst_gpiod)) in tegra_pcie_ep_pex_rst_irq()
1946 pex_ep_event_pex_rst_assert(pcie); in tegra_pcie_ep_pex_rst_irq()
1948 pex_ep_event_pex_rst_deassert(pcie); in tegra_pcie_ep_pex_rst_irq()
1953 static int tegra_pcie_ep_raise_legacy_irq(struct tegra_pcie_dw *pcie, u16 irq) in tegra_pcie_ep_raise_legacy_irq() argument
1959 appl_writel(pcie, 1, APPL_LEGACY_INTX); in tegra_pcie_ep_raise_legacy_irq()
1961 appl_writel(pcie, 0, APPL_LEGACY_INTX); in tegra_pcie_ep_raise_legacy_irq()
1965 static int tegra_pcie_ep_raise_msi_irq(struct tegra_pcie_dw *pcie, u16 irq) in tegra_pcie_ep_raise_msi_irq() argument
1970 appl_writel(pcie, BIT(irq), APPL_MSI_CTRL_1); in tegra_pcie_ep_raise_msi_irq()
1975 static int tegra_pcie_ep_raise_msix_irq(struct tegra_pcie_dw *pcie, u16 irq) in tegra_pcie_ep_raise_msix_irq() argument
1977 struct dw_pcie_ep *ep = &pcie->pci.ep; in tegra_pcie_ep_raise_msix_irq()
1989 struct tegra_pcie_dw *pcie = to_tegra_pcie(pci); in tegra_pcie_ep_raise_irq() local
1993 return tegra_pcie_ep_raise_legacy_irq(pcie, interrupt_num); in tegra_pcie_ep_raise_irq()
1996 return tegra_pcie_ep_raise_msi_irq(pcie, interrupt_num); in tegra_pcie_ep_raise_irq()
1999 return tegra_pcie_ep_raise_msix_irq(pcie, interrupt_num); in tegra_pcie_ep_raise_irq()
2030 static int tegra_pcie_config_ep(struct tegra_pcie_dw *pcie, in tegra_pcie_config_ep() argument
2033 struct dw_pcie *pci = &pcie->pci; in tegra_pcie_config_ep()
2034 struct device *dev = pcie->dev; in tegra_pcie_config_ep()
2044 ret = gpiod_set_debounce(pcie->pex_rst_gpiod, PERST_DEBOUNCE_TIME); in tegra_pcie_config_ep()
2051 ret = gpiod_to_irq(pcie->pex_rst_gpiod); in tegra_pcie_config_ep()
2056 pcie->pex_rst_irq = (unsigned int)ret; in tegra_pcie_config_ep()
2059 pcie->cid); in tegra_pcie_config_ep()
2065 irq_set_status_flags(pcie->pex_rst_irq, IRQ_NOAUTOEN); in tegra_pcie_config_ep()
2067 pcie->ep_state = EP_STATE_DISABLED; in tegra_pcie_config_ep()
2069 ret = devm_request_threaded_irq(dev, pcie->pex_rst_irq, NULL, in tegra_pcie_config_ep()
2073 name, (void *)pcie); in tegra_pcie_config_ep()
2097 struct tegra_pcie_dw *pcie; in tegra_pcie_dw_probe() local
2107 pcie = devm_kzalloc(dev, sizeof(*pcie), GFP_KERNEL); in tegra_pcie_dw_probe()
2108 if (!pcie) in tegra_pcie_dw_probe()
2111 pci = &pcie->pci; in tegra_pcie_dw_probe()
2114 pcie->dev = &pdev->dev; in tegra_pcie_dw_probe()
2115 pcie->of_data = (struct tegra_pcie_dw_of_data *)data; in tegra_pcie_dw_probe()
2116 pci->n_fts[0] = pcie->of_data->n_fts[0]; in tegra_pcie_dw_probe()
2117 pci->n_fts[1] = pcie->of_data->n_fts[1]; in tegra_pcie_dw_probe()
2121 ret = tegra_pcie_dw_parse_dt(pcie); in tegra_pcie_dw_probe()
2134 ret = tegra_pcie_get_slot_regulators(pcie); in tegra_pcie_dw_probe()
2147 if (pcie->pex_refclk_sel_gpiod) in tegra_pcie_dw_probe()
2148 gpiod_set_value(pcie->pex_refclk_sel_gpiod, 1); in tegra_pcie_dw_probe()
2150 pcie->pex_ctl_supply = devm_regulator_get(dev, "vddio-pex-ctl"); in tegra_pcie_dw_probe()
2151 if (IS_ERR(pcie->pex_ctl_supply)) { in tegra_pcie_dw_probe()
2152 ret = PTR_ERR(pcie->pex_ctl_supply); in tegra_pcie_dw_probe()
2155 PTR_ERR(pcie->pex_ctl_supply)); in tegra_pcie_dw_probe()
2159 pcie->core_clk = devm_clk_get(dev, "core"); in tegra_pcie_dw_probe()
2160 if (IS_ERR(pcie->core_clk)) { in tegra_pcie_dw_probe()
2162 PTR_ERR(pcie->core_clk)); in tegra_pcie_dw_probe()
2163 return PTR_ERR(pcie->core_clk); in tegra_pcie_dw_probe()
2166 pcie->appl_res = platform_get_resource_byname(pdev, IORESOURCE_MEM, in tegra_pcie_dw_probe()
2168 if (!pcie->appl_res) { in tegra_pcie_dw_probe()
2173 pcie->appl_base = devm_ioremap_resource(dev, pcie->appl_res); in tegra_pcie_dw_probe()
2174 if (IS_ERR(pcie->appl_base)) in tegra_pcie_dw_probe()
2175 return PTR_ERR(pcie->appl_base); in tegra_pcie_dw_probe()
2177 pcie->core_apb_rst = devm_reset_control_get(dev, "apb"); in tegra_pcie_dw_probe()
2178 if (IS_ERR(pcie->core_apb_rst)) { in tegra_pcie_dw_probe()
2180 PTR_ERR(pcie->core_apb_rst)); in tegra_pcie_dw_probe()
2181 return PTR_ERR(pcie->core_apb_rst); in tegra_pcie_dw_probe()
2184 phys = devm_kcalloc(dev, pcie->phy_count, sizeof(*phys), GFP_KERNEL); in tegra_pcie_dw_probe()
2188 for (i = 0; i < pcie->phy_count; i++) { in tegra_pcie_dw_probe()
2204 pcie->phys = phys; in tegra_pcie_dw_probe()
2212 pcie->atu_dma_res = atu_dma_res; in tegra_pcie_dw_probe()
2219 pcie->core_rst = devm_reset_control_get(dev, "core"); in tegra_pcie_dw_probe()
2220 if (IS_ERR(pcie->core_rst)) { in tegra_pcie_dw_probe()
2222 PTR_ERR(pcie->core_rst)); in tegra_pcie_dw_probe()
2223 return PTR_ERR(pcie->core_rst); in tegra_pcie_dw_probe()
2230 pcie->bpmp = tegra_bpmp_get(dev); in tegra_pcie_dw_probe()
2231 if (IS_ERR(pcie->bpmp)) in tegra_pcie_dw_probe()
2232 return PTR_ERR(pcie->bpmp); in tegra_pcie_dw_probe()
2234 platform_set_drvdata(pdev, pcie); in tegra_pcie_dw_probe()
2236 pcie->icc_path = devm_of_icc_get(&pdev->dev, "write"); in tegra_pcie_dw_probe()
2237 ret = PTR_ERR_OR_ZERO(pcie->icc_path); in tegra_pcie_dw_probe()
2239 tegra_bpmp_put(pcie->bpmp); in tegra_pcie_dw_probe()
2244 switch (pcie->of_data->mode) { in tegra_pcie_dw_probe()
2247 IRQF_SHARED, "tegra-pcie-intr", pcie); in tegra_pcie_dw_probe()
2254 ret = tegra_pcie_config_rp(pcie); in tegra_pcie_dw_probe()
2266 "tegra-pcie-ep-intr", pcie); in tegra_pcie_dw_probe()
2273 ret = tegra_pcie_config_ep(pcie, pdev); in tegra_pcie_dw_probe()
2279 dev_err(dev, "Invalid PCIe device type %d\n", in tegra_pcie_dw_probe()
2280 pcie->of_data->mode); in tegra_pcie_dw_probe()
2284 tegra_bpmp_put(pcie->bpmp); in tegra_pcie_dw_probe()
2290 struct tegra_pcie_dw *pcie = platform_get_drvdata(pdev); in tegra_pcie_dw_remove() local
2292 if (pcie->of_data->mode == DW_PCIE_RC_TYPE) { in tegra_pcie_dw_remove()
2293 if (!pcie->link_state) in tegra_pcie_dw_remove()
2296 debugfs_remove_recursive(pcie->debugfs); in tegra_pcie_dw_remove()
2297 tegra_pcie_deinit_controller(pcie); in tegra_pcie_dw_remove()
2298 pm_runtime_put_sync(pcie->dev); in tegra_pcie_dw_remove()
2300 disable_irq(pcie->pex_rst_irq); in tegra_pcie_dw_remove()
2301 pex_ep_event_pex_rst_assert(pcie); in tegra_pcie_dw_remove()
2304 pm_runtime_disable(pcie->dev); in tegra_pcie_dw_remove()
2305 tegra_bpmp_put(pcie->bpmp); in tegra_pcie_dw_remove()
2306 if (pcie->pex_refclk_sel_gpiod) in tegra_pcie_dw_remove()
2307 gpiod_set_value(pcie->pex_refclk_sel_gpiod, 0); in tegra_pcie_dw_remove()
2312 struct tegra_pcie_dw *pcie = dev_get_drvdata(dev); in tegra_pcie_dw_suspend_late() local
2315 if (pcie->of_data->mode == DW_PCIE_EP_TYPE) { in tegra_pcie_dw_suspend_late()
2316 dev_err(dev, "Failed to Suspend as Tegra PCIe is in EP mode\n"); in tegra_pcie_dw_suspend_late()
2320 if (!pcie->link_state) in tegra_pcie_dw_suspend_late()
2324 if (!pcie->of_data->has_sbr_reset_fix) { in tegra_pcie_dw_suspend_late()
2325 val = appl_readl(pcie, APPL_CTRL); in tegra_pcie_dw_suspend_late()
2329 appl_writel(pcie, val, APPL_CTRL); in tegra_pcie_dw_suspend_late()
2337 struct tegra_pcie_dw *pcie = dev_get_drvdata(dev); in tegra_pcie_dw_suspend_noirq() local
2339 if (!pcie->link_state) in tegra_pcie_dw_suspend_noirq()
2342 tegra_pcie_downstream_dev_to_D0(pcie); in tegra_pcie_dw_suspend_noirq()
2343 tegra_pcie_dw_pme_turnoff(pcie); in tegra_pcie_dw_suspend_noirq()
2344 tegra_pcie_unconfig_controller(pcie); in tegra_pcie_dw_suspend_noirq()
2351 struct tegra_pcie_dw *pcie = dev_get_drvdata(dev); in tegra_pcie_dw_resume_noirq() local
2354 if (!pcie->link_state) in tegra_pcie_dw_resume_noirq()
2357 ret = tegra_pcie_config_controller(pcie, true); in tegra_pcie_dw_resume_noirq()
2361 ret = tegra_pcie_dw_host_init(&pcie->pci.pp); in tegra_pcie_dw_resume_noirq()
2367 dw_pcie_setup_rc(&pcie->pci.pp); in tegra_pcie_dw_resume_noirq()
2369 ret = tegra_pcie_dw_start_link(&pcie->pci); in tegra_pcie_dw_resume_noirq()
2376 tegra_pcie_unconfig_controller(pcie); in tegra_pcie_dw_resume_noirq()
2382 struct tegra_pcie_dw *pcie = dev_get_drvdata(dev); in tegra_pcie_dw_resume_early() local
2385 if (pcie->of_data->mode == DW_PCIE_EP_TYPE) { in tegra_pcie_dw_resume_early()
2390 if (!pcie->link_state) in tegra_pcie_dw_resume_early()
2394 if (!pcie->of_data->has_sbr_reset_fix) { in tegra_pcie_dw_resume_early()
2395 val = appl_readl(pcie, APPL_CTRL); in tegra_pcie_dw_resume_early()
2401 appl_writel(pcie, val, APPL_CTRL); in tegra_pcie_dw_resume_early()
2409 struct tegra_pcie_dw *pcie = platform_get_drvdata(pdev); in tegra_pcie_dw_shutdown() local
2411 if (pcie->of_data->mode == DW_PCIE_RC_TYPE) { in tegra_pcie_dw_shutdown()
2412 if (!pcie->link_state) in tegra_pcie_dw_shutdown()
2415 debugfs_remove_recursive(pcie->debugfs); in tegra_pcie_dw_shutdown()
2416 tegra_pcie_downstream_dev_to_D0(pcie); in tegra_pcie_dw_shutdown()
2418 disable_irq(pcie->pci.pp.irq); in tegra_pcie_dw_shutdown()
2420 disable_irq(pcie->pci.pp.msi_irq[0]); in tegra_pcie_dw_shutdown()
2422 tegra_pcie_dw_pme_turnoff(pcie); in tegra_pcie_dw_shutdown()
2423 tegra_pcie_unconfig_controller(pcie); in tegra_pcie_dw_shutdown()
2424 pm_runtime_put_sync(pcie->dev); in tegra_pcie_dw_shutdown()
2426 disable_irq(pcie->pex_rst_irq); in tegra_pcie_dw_shutdown()
2427 pex_ep_event_pex_rst_assert(pcie); in tegra_pcie_dw_shutdown()
2474 .compatible = "nvidia,tegra194-pcie",
2478 .compatible = "nvidia,tegra194-pcie-ep",
2482 .compatible = "nvidia,tegra234-pcie",
2486 .compatible = "nvidia,tegra234-pcie-ep",
2504 .name = "tegra194-pcie",
2514 MODULE_DESCRIPTION("NVIDIA PCIe host controller driver");