Lines Matching refs:rtw89_write32_clr

179 		rtw89_write32_clr(rtwdev, dma_stop1->addr, dma_stop1->mask);  in rtw89_pci_ctrl_txdma_ch_pcie()
181 rtw89_write32_clr(rtwdev, dma_stop2->addr, dma_stop2->mask); in rtw89_pci_ctrl_txdma_ch_pcie()
195 rtw89_write32_clr(rtwdev, dma_stop1->addr, B_AX_STOP_CH12); in rtw89_pci_ctrl_txdma_fw_ch_pcie()
1682 rtw89_write32_clr(rtwdev, info->init_cfg_reg, in rtw89_pci_ctrl_dma_trx()
1700 rtw89_write32_clr(rtwdev, reg, mask); in rtw89_pci_ctrl_dma_io()
2118 rtw89_write32_clr(rtwdev, R_AX_PCIE_PS_CTRL, B_AX_L1OFF_PWR_OFF_EN); in rtw89_pci_l1off_pwroff()
2148 rtw89_write32_clr(rtwdev, R_AX_SYS_PW_CTRL, B_AX_PSUS_OFF_CAPC_EN); in rtw89_pci_aphy_pwrcut()
2158 rtw89_write32_clr(rtwdev, R_AX_SYS_SDIO_CTRL, in rtw89_pci_hci_ldo()
2161 rtw89_write32_clr(rtwdev, R_AX_SYS_SDIO_CTRL, in rtw89_pci_hci_ldo()
2182 rtw89_write32_clr(rtwdev, R_AX_HCI_OPT_CTRL, BIT_WAKE_CTRL); in rtw89_pci_power_wake()
2191 rtw89_write32_clr(rtwdev, R_AX_PCIE_BG_CLR, B_AX_BG_CLR_ASYNC_M3); in rtw89_pci_autoload_hang()
2210 rtw89_write32_clr(rtwdev, R_AX_PMC_DBG_CTRL2, in rtw89_pci_gen2_force_ib()
2219 rtw89_write32_clr(rtwdev, R_AX_PCIE_PS_CTRL_V1, B_AX_SEL_REQ_ENTR_L1); in rtw89_pci_l1_ent_lat()
2235 rtw89_write32_clr(rtwdev, R_AX_PCIE_EXP_CTRL, in rtw89_pci_set_sic()
2277 rtw89_write32_clr(rtwdev, R_AX_PCIE_IO_RCY_M1, B_AX_PCIE_IO_RCY_WDT_MODE_M1); in rtw89_pci_set_io_rcy()
2278 rtw89_write32_clr(rtwdev, R_AX_PCIE_IO_RCY_M2, B_AX_PCIE_IO_RCY_WDT_MODE_M2); in rtw89_pci_set_io_rcy()
2279 rtw89_write32_clr(rtwdev, R_AX_PCIE_IO_RCY_E0, B_AX_PCIE_IO_RCY_WDT_MODE_E0); in rtw89_pci_set_io_rcy()
2282 rtw89_write32_clr(rtwdev, R_AX_PCIE_IO_RCY_S1, B_AX_PCIE_IO_RCY_WDT_MODE_S1); in rtw89_pci_set_io_rcy()
2411 rtw89_write32_clr(rtwdev, R_AX_PCIE_INIT_CFG1, B_AX_TX_TRUNC_MODE); in rtw89_pci_mode_op()
2419 rtw89_write32_clr(rtwdev, R_AX_PCIE_INIT_CFG1, B_AX_RX_TRUNC_MODE); in rtw89_pci_mode_op()
2423 rtw89_write32_clr(rtwdev, info->init_cfg_reg, info->rxbd_mode_bit); in rtw89_pci_mode_op()
2470 rtw89_write32_clr(rtwdev, R_AX_PKTIN_SETTING, B_AX_WD_ADDR_INFO_LENGTH); in rtw89_pci_mode_op()
2472 rtw89_write32_clr(rtwdev, R_AX_TX_ADDRESS_INFO_MODE_SETTING, in rtw89_pci_mode_op()
2671 rtw89_write32_clr(rtwdev, R_AX_PKTIN_SETTING, B_AX_WD_ADDR_INFO_LENGTH); in rtw89_pci_ops_mac_post_init()
2678 rtw89_write32_clr(rtwdev, info->dma_stop1.addr, in rtw89_pci_ops_mac_post_init()
3434 rtw89_write32_clr(rtwdev, R_AX_L1_CLK_CTRL, in rtw89_pci_clkreq_set()
3474 rtw89_write32_clr(rtwdev, R_AX_PCIE_MIX_CFG_V1, in rtw89_pci_aspm_set()
3559 rtw89_write32_clr(rtwdev, R_AX_PCIE_MIX_CFG_V1, in rtw89_pci_l1ss_set()
3738 rtw89_write32_clr(rtwdev, R_AX_RSV_CTRL, B_AX_WLOCK_1C_BIT6); in rtw89_pci_suspend()
3740 rtw89_write32_clr(rtwdev, R_AX_SYS_SDIO_CTRL, in rtw89_pci_suspend()
3745 rtw89_write32_clr(rtwdev, R_AX_PCIE_PS_CTRL_V1, in rtw89_pci_suspend()
3771 rtw89_write32_clr(rtwdev, R_AX_RSV_CTRL, B_AX_R_DIS_PRST); in rtw89_pci_resume()
3772 rtw89_write32_clr(rtwdev, R_AX_RSV_CTRL, B_AX_WLOCK_1C_BIT6); in rtw89_pci_resume()
3776 rtw89_write32_clr(rtwdev, R_AX_PCIE_INIT_CFG1, in rtw89_pci_resume()
3781 rtw89_write32_clr(rtwdev, R_AX_PCIE_PS_CTRL_V1, in rtw89_pci_resume()