Lines Matching refs:WREG32_PCIE_PORT
1577 WREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL, link_width_cntl); in si_set_pcie_lanes()
2292 WREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL, tmp); in si_pcie_gen3_enable()
2317 WREG32_PCIE_PORT(PCIE_LC_CNTL4, tmp); in si_pcie_gen3_enable()
2321 WREG32_PCIE_PORT(PCIE_LC_CNTL4, tmp); in si_pcie_gen3_enable()
2359 WREG32_PCIE_PORT(PCIE_LC_CNTL4, tmp); in si_pcie_gen3_enable()
2366 WREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL, speed_cntl); in si_pcie_gen3_enable()
2381 WREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL, speed_cntl); in si_pcie_gen3_enable()
2449 WREG32_PCIE_PORT(PCIE_LC_N_FTS_CNTL, data); in si_program_aspm()
2454 WREG32_PCIE_PORT(PCIE_LC_CNTL3, data); in si_program_aspm()
2471 WREG32_PCIE_PORT(PCIE_LC_CNTL, data); in si_program_aspm()
2545 WREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL, data); in si_program_aspm()
2578 WREG32_PCIE_PORT(PCIE_LC_CNTL2, data); in si_program_aspm()
2616 WREG32_PCIE_PORT(PCIE_LC_CNTL, data); in si_program_aspm()
2632 WREG32_PCIE_PORT(PCIE_LC_CNTL, data); in si_program_aspm()