Lines Matching refs:x21
368 fsl,pins = <IMX8QXP_MIPI_CSI0_I2C0_SCL_LSIO_GPIO3_IO05 0x21>;
385 fsl,pins = <IMX8QXP_UART1_RX_LSIO_GPIO0_IO22 0x21>, /* SODIMM 30 */
392 <IMX8QXP_QSPI0B_SS1_B_LSIO_GPIO3_IO24 0x21>; /* SODIMM 106 */
441 fsl,pins = <IMX8QXP_FLEXCAN0_TX_ADMA_FLEXCAN0_TX 0x21>, /* SODIMM 32 */
442 <IMX8QXP_FLEXCAN0_RX_ADMA_FLEXCAN0_RX 0x21>; /* SODIMM 34 */
447 fsl,pins = <IMX8QXP_FLEXCAN1_TX_ADMA_FLEXCAN1_TX 0x21>, /* SODIMM 55 */
448 <IMX8QXP_FLEXCAN1_RX_ADMA_FLEXCAN1_RX 0x21>; /* SODIMM 63 */
453 fsl,pins = <IMX8QXP_FLEXCAN2_TX_ADMA_FLEXCAN2_TX 0x21>, /* SODIMM 35 */
454 <IMX8QXP_FLEXCAN2_RX_ADMA_FLEXCAN2_RX 0x21>; /* SODIMM 33 */
568 fsl,pins = <IMX8QXP_SPI2_CS0_LSIO_GPIO1_IO00 0x21>, /* SODIMM 86 */
575 fsl,pins = <IMX8QXP_ENET0_RGMII_TXD3_LSIO_GPIO5_IO02 0x21>; /* SODIMM 65 */
654 fsl,pins = <IMX8QXP_ADC_IN3_ADMA_ACM_MCLK_OUT0 0x21>;
675 <IMX8QXP_EMMC0_CMD_CONN_EMMC0_CMD 0x21>,
676 <IMX8QXP_EMMC0_DATA0_CONN_EMMC0_DATA0 0x21>,
677 <IMX8QXP_EMMC0_DATA1_CONN_EMMC0_DATA1 0x21>,
678 <IMX8QXP_EMMC0_DATA2_CONN_EMMC0_DATA2 0x21>,
679 <IMX8QXP_EMMC0_DATA3_CONN_EMMC0_DATA3 0x21>,
680 <IMX8QXP_EMMC0_DATA4_CONN_EMMC0_DATA4 0x21>,
681 <IMX8QXP_EMMC0_DATA5_CONN_EMMC0_DATA5 0x21>,
682 <IMX8QXP_EMMC0_DATA6_CONN_EMMC0_DATA6 0x21>,
683 <IMX8QXP_EMMC0_DATA7_CONN_EMMC0_DATA7 0x21>,
685 <IMX8QXP_EMMC0_RESET_B_CONN_EMMC0_RESET_B 0x21>;
690 <IMX8QXP_EMMC0_CMD_CONN_EMMC0_CMD 0x21>,
691 <IMX8QXP_EMMC0_DATA0_CONN_EMMC0_DATA0 0x21>,
692 <IMX8QXP_EMMC0_DATA1_CONN_EMMC0_DATA1 0x21>,
693 <IMX8QXP_EMMC0_DATA2_CONN_EMMC0_DATA2 0x21>,
694 <IMX8QXP_EMMC0_DATA3_CONN_EMMC0_DATA3 0x21>,
695 <IMX8QXP_EMMC0_DATA4_CONN_EMMC0_DATA4 0x21>,
696 <IMX8QXP_EMMC0_DATA5_CONN_EMMC0_DATA5 0x21>,
697 <IMX8QXP_EMMC0_DATA6_CONN_EMMC0_DATA6 0x21>,
698 <IMX8QXP_EMMC0_DATA7_CONN_EMMC0_DATA7 0x21>,
700 <IMX8QXP_EMMC0_RESET_B_CONN_EMMC0_RESET_B 0x21>;
705 <IMX8QXP_EMMC0_CMD_CONN_EMMC0_CMD 0x21>,
706 <IMX8QXP_EMMC0_DATA0_CONN_EMMC0_DATA0 0x21>,
707 <IMX8QXP_EMMC0_DATA1_CONN_EMMC0_DATA1 0x21>,
708 <IMX8QXP_EMMC0_DATA2_CONN_EMMC0_DATA2 0x21>,
709 <IMX8QXP_EMMC0_DATA3_CONN_EMMC0_DATA3 0x21>,
710 <IMX8QXP_EMMC0_DATA4_CONN_EMMC0_DATA4 0x21>,
711 <IMX8QXP_EMMC0_DATA5_CONN_EMMC0_DATA5 0x21>,
712 <IMX8QXP_EMMC0_DATA6_CONN_EMMC0_DATA6 0x21>,
713 <IMX8QXP_EMMC0_DATA7_CONN_EMMC0_DATA7 0x21>,
715 <IMX8QXP_EMMC0_RESET_B_CONN_EMMC0_RESET_B 0x21>;
730 <IMX8QXP_USDHC1_CMD_CONN_USDHC1_CMD 0x21>, /* SODIMM 190 */
731 <IMX8QXP_USDHC1_DATA0_CONN_USDHC1_DATA0 0x21>, /* SODIMM 192 */
732 <IMX8QXP_USDHC1_DATA1_CONN_USDHC1_DATA1 0x21>, /* SODIMM 49 */
733 <IMX8QXP_USDHC1_DATA2_CONN_USDHC1_DATA2 0x21>, /* SODIMM 51 */
734 <IMX8QXP_USDHC1_DATA3_CONN_USDHC1_DATA3 0x21>, /* SODIMM 53 */
735 <IMX8QXP_USDHC1_VSELECT_CONN_USDHC1_VSELECT 0x21>;
740 <IMX8QXP_USDHC1_CMD_CONN_USDHC1_CMD 0x21>, /* SODIMM 190 */
741 <IMX8QXP_USDHC1_DATA0_CONN_USDHC1_DATA0 0x21>, /* SODIMM 192 */
742 <IMX8QXP_USDHC1_DATA1_CONN_USDHC1_DATA1 0x21>, /* SODIMM 49 */
743 <IMX8QXP_USDHC1_DATA2_CONN_USDHC1_DATA2 0x21>, /* SODIMM 51 */
744 <IMX8QXP_USDHC1_DATA3_CONN_USDHC1_DATA3 0x21>, /* SODIMM 53 */
745 <IMX8QXP_USDHC1_VSELECT_CONN_USDHC1_VSELECT 0x21>;
750 <IMX8QXP_USDHC1_CMD_CONN_USDHC1_CMD 0x21>, /* SODIMM 190 */
751 <IMX8QXP_USDHC1_DATA0_CONN_USDHC1_DATA0 0x21>, /* SODIMM 192 */
752 <IMX8QXP_USDHC1_DATA1_CONN_USDHC1_DATA1 0x21>, /* SODIMM 49 */
753 <IMX8QXP_USDHC1_DATA2_CONN_USDHC1_DATA2 0x21>, /* SODIMM 51 */
754 <IMX8QXP_USDHC1_DATA3_CONN_USDHC1_DATA3 0x21>, /* SODIMM 53 */
755 <IMX8QXP_USDHC1_VSELECT_CONN_USDHC1_VSELECT 0x21>;
765 <IMX8QXP_USDHC1_VSELECT_CONN_USDHC1_VSELECT 0x21>;