Lines Matching refs:RX
56 #define RX 0 macro
407 int dir = tx ? TX : RX; in fsl_ssi_config_enable()
427 srcr = vals[RX].srcr | vals[TX].srcr; in fsl_ssi_config_enable()
428 stcr = vals[RX].stcr | vals[TX].stcr; in fsl_ssi_config_enable()
429 sier = vals[RX].sier | vals[TX].sier; in fsl_ssi_config_enable()
511 int adir = tx ? RX : TX; in fsl_ssi_config_disable()
512 int dir = tx ? TX : RX; in fsl_ssi_config_disable()
590 vals[RX].sier = SSI_SIER_RFF0_EN | FSLSSI_SIER_DBG_RX_FLAGS; in fsl_ssi_setup_regvals()
591 vals[RX].srcr = SSI_SRCR_RFEN0; in fsl_ssi_setup_regvals()
592 vals[RX].scr = SSI_SCR_SSIEN | SSI_SCR_RE; in fsl_ssi_setup_regvals()
599 vals[RX].scr = vals[TX].scr = 0; in fsl_ssi_setup_regvals()
602 vals[RX].srcr |= SSI_SRCR_RFEN1; in fsl_ssi_setup_regvals()
607 vals[RX].sier |= SSI_SIER_RDMAE; in fsl_ssi_setup_regvals()
610 vals[RX].sier |= SSI_SIER_RIE; in fsl_ssi_setup_regvals()
869 vals[RX].srcr &= ~SSI_SRCR_RFEN1; in fsl_ssi_hw_params()
871 vals[RX].scr &= ~SSI_SCR_TCH_EN; in fsl_ssi_hw_params()
876 vals[RX].srcr |= SSI_SRCR_RFEN1; in fsl_ssi_hw_params()
878 vals[RX].scr |= SSI_SCR_TCH_EN; in fsl_ssi_hw_params()