Lines Matching refs:ingenic_gpio_set_bit
3266 static void ingenic_gpio_set_bit(struct ingenic_gpio_chip *jzgc, in ingenic_gpio_set_bit() function
3328 ingenic_gpio_set_bit(jzgc, JZ4770_GPIO_PAT0, offset, !!value); in ingenic_gpio_set_value()
3330 ingenic_gpio_set_bit(jzgc, JZ4740_GPIO_DATA, offset, !!value); in ingenic_gpio_set_value()
3332 ingenic_gpio_set_bit(jzgc, JZ4730_GPIO_DATA, offset, !!value); in ingenic_gpio_set_value()
3371 ingenic_gpio_set_bit(jzgc, JZ4730_GPIO_GPDIR, offset, false); in irq_set_type()
3381 ingenic_gpio_set_bit(jzgc, X2000_GPIO_EDG, offset, val3); in irq_set_type()
3387 ingenic_gpio_set_bit(jzgc, reg2, offset, val1); in irq_set_type()
3388 ingenic_gpio_set_bit(jzgc, reg1, offset, val2); in irq_set_type()
3399 ingenic_gpio_set_bit(jzgc, GPIO_MSK, irq, true); in ingenic_gpio_irq_mask()
3401 ingenic_gpio_set_bit(jzgc, JZ4730_GPIO_GPIMR, irq, true); in ingenic_gpio_irq_mask()
3411 ingenic_gpio_set_bit(jzgc, GPIO_MSK, irq, false); in ingenic_gpio_irq_unmask()
3413 ingenic_gpio_set_bit(jzgc, JZ4730_GPIO_GPIMR, irq, false); in ingenic_gpio_irq_unmask()
3425 ingenic_gpio_set_bit(jzgc, JZ4770_GPIO_INT, irq, true); in ingenic_gpio_irq_enable()
3427 ingenic_gpio_set_bit(jzgc, JZ4740_GPIO_SELECT, irq, true); in ingenic_gpio_irq_enable()
3429 ingenic_gpio_set_bit(jzgc, JZ4730_GPIO_GPIER, irq, true); in ingenic_gpio_irq_enable()
3443 ingenic_gpio_set_bit(jzgc, JZ4770_GPIO_INT, irq, false); in ingenic_gpio_irq_disable()
3445 ingenic_gpio_set_bit(jzgc, JZ4740_GPIO_SELECT, irq, false); in ingenic_gpio_irq_disable()
3447 ingenic_gpio_set_bit(jzgc, JZ4730_GPIO_GPIER, irq, false); in ingenic_gpio_irq_disable()
3473 ingenic_gpio_set_bit(jzgc, JZ4770_GPIO_FLAG, irq, false); in ingenic_gpio_irq_ack()
3475 ingenic_gpio_set_bit(jzgc, JZ4740_GPIO_DATA, irq, true); in ingenic_gpio_irq_ack()
3477 ingenic_gpio_set_bit(jzgc, JZ4730_GPIO_GPFR, irq, false); in ingenic_gpio_irq_ack()