Lines Matching refs:raw_spin_lock_irqsave
44 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_get_direction()
60 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_direction_input()
76 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_direction_output()
95 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_get_value()
108 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_set_value()
127 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_set_debounce()
250 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_dbg_show()
388 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_enable()
403 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_disable()
420 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_mask()
434 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_unmask()
450 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_set_wake()
480 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_eoi()
495 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_set_type()
614 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in do_amd_gpio_irq_handler()
652 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in do_amd_gpio_irq_handler()
670 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in do_amd_gpio_irq_handler()
736 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_pinconf_get()
778 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_pinconf_set()
883 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_init()
925 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_suspend()
946 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_resume()