Lines Matching refs:rockchip
25 int rockchip_pcie_parse_dt(struct rockchip_pcie *rockchip) in rockchip_pcie_parse_dt() argument
27 struct device *dev = rockchip->dev; in rockchip_pcie_parse_dt()
33 if (rockchip->is_rc) { in rockchip_pcie_parse_dt()
37 rockchip->reg_base = devm_pci_remap_cfg_resource(dev, regs); in rockchip_pcie_parse_dt()
38 if (IS_ERR(rockchip->reg_base)) in rockchip_pcie_parse_dt()
39 return PTR_ERR(rockchip->reg_base); in rockchip_pcie_parse_dt()
41 rockchip->mem_res = in rockchip_pcie_parse_dt()
44 if (!rockchip->mem_res) in rockchip_pcie_parse_dt()
48 rockchip->apb_base = in rockchip_pcie_parse_dt()
50 if (IS_ERR(rockchip->apb_base)) in rockchip_pcie_parse_dt()
51 return PTR_ERR(rockchip->apb_base); in rockchip_pcie_parse_dt()
53 err = rockchip_pcie_get_phys(rockchip); in rockchip_pcie_parse_dt()
57 rockchip->lanes = 1; in rockchip_pcie_parse_dt()
58 err = of_property_read_u32(node, "num-lanes", &rockchip->lanes); in rockchip_pcie_parse_dt()
59 if (!err && (rockchip->lanes == 0 || in rockchip_pcie_parse_dt()
60 rockchip->lanes == 3 || in rockchip_pcie_parse_dt()
61 rockchip->lanes > 4)) { in rockchip_pcie_parse_dt()
63 rockchip->lanes = 1; in rockchip_pcie_parse_dt()
66 rockchip->link_gen = of_pci_get_max_link_speed(node); in rockchip_pcie_parse_dt()
67 if (rockchip->link_gen < 0 || rockchip->link_gen > 2) in rockchip_pcie_parse_dt()
68 rockchip->link_gen = 2; in rockchip_pcie_parse_dt()
70 rockchip->core_rst = devm_reset_control_get_exclusive(dev, "core"); in rockchip_pcie_parse_dt()
71 if (IS_ERR(rockchip->core_rst)) { in rockchip_pcie_parse_dt()
72 if (PTR_ERR(rockchip->core_rst) != -EPROBE_DEFER) in rockchip_pcie_parse_dt()
74 return PTR_ERR(rockchip->core_rst); in rockchip_pcie_parse_dt()
77 rockchip->mgmt_rst = devm_reset_control_get_exclusive(dev, "mgmt"); in rockchip_pcie_parse_dt()
78 if (IS_ERR(rockchip->mgmt_rst)) { in rockchip_pcie_parse_dt()
79 if (PTR_ERR(rockchip->mgmt_rst) != -EPROBE_DEFER) in rockchip_pcie_parse_dt()
81 return PTR_ERR(rockchip->mgmt_rst); in rockchip_pcie_parse_dt()
84 rockchip->mgmt_sticky_rst = devm_reset_control_get_exclusive(dev, in rockchip_pcie_parse_dt()
86 if (IS_ERR(rockchip->mgmt_sticky_rst)) { in rockchip_pcie_parse_dt()
87 if (PTR_ERR(rockchip->mgmt_sticky_rst) != -EPROBE_DEFER) in rockchip_pcie_parse_dt()
89 return PTR_ERR(rockchip->mgmt_sticky_rst); in rockchip_pcie_parse_dt()
92 rockchip->pipe_rst = devm_reset_control_get_exclusive(dev, "pipe"); in rockchip_pcie_parse_dt()
93 if (IS_ERR(rockchip->pipe_rst)) { in rockchip_pcie_parse_dt()
94 if (PTR_ERR(rockchip->pipe_rst) != -EPROBE_DEFER) in rockchip_pcie_parse_dt()
96 return PTR_ERR(rockchip->pipe_rst); in rockchip_pcie_parse_dt()
99 rockchip->pm_rst = devm_reset_control_get_exclusive(dev, "pm"); in rockchip_pcie_parse_dt()
100 if (IS_ERR(rockchip->pm_rst)) { in rockchip_pcie_parse_dt()
101 if (PTR_ERR(rockchip->pm_rst) != -EPROBE_DEFER) in rockchip_pcie_parse_dt()
103 return PTR_ERR(rockchip->pm_rst); in rockchip_pcie_parse_dt()
106 rockchip->pclk_rst = devm_reset_control_get_exclusive(dev, "pclk"); in rockchip_pcie_parse_dt()
107 if (IS_ERR(rockchip->pclk_rst)) { in rockchip_pcie_parse_dt()
108 if (PTR_ERR(rockchip->pclk_rst) != -EPROBE_DEFER) in rockchip_pcie_parse_dt()
110 return PTR_ERR(rockchip->pclk_rst); in rockchip_pcie_parse_dt()
113 rockchip->aclk_rst = devm_reset_control_get_exclusive(dev, "aclk"); in rockchip_pcie_parse_dt()
114 if (IS_ERR(rockchip->aclk_rst)) { in rockchip_pcie_parse_dt()
115 if (PTR_ERR(rockchip->aclk_rst) != -EPROBE_DEFER) in rockchip_pcie_parse_dt()
117 return PTR_ERR(rockchip->aclk_rst); in rockchip_pcie_parse_dt()
120 if (rockchip->is_rc) { in rockchip_pcie_parse_dt()
121 rockchip->ep_gpio = devm_gpiod_get_optional(dev, "ep", in rockchip_pcie_parse_dt()
123 if (IS_ERR(rockchip->ep_gpio)) in rockchip_pcie_parse_dt()
124 return dev_err_probe(dev, PTR_ERR(rockchip->ep_gpio), in rockchip_pcie_parse_dt()
128 rockchip->aclk_pcie = devm_clk_get(dev, "aclk"); in rockchip_pcie_parse_dt()
129 if (IS_ERR(rockchip->aclk_pcie)) { in rockchip_pcie_parse_dt()
131 return PTR_ERR(rockchip->aclk_pcie); in rockchip_pcie_parse_dt()
134 rockchip->aclk_perf_pcie = devm_clk_get(dev, "aclk-perf"); in rockchip_pcie_parse_dt()
135 if (IS_ERR(rockchip->aclk_perf_pcie)) { in rockchip_pcie_parse_dt()
137 return PTR_ERR(rockchip->aclk_perf_pcie); in rockchip_pcie_parse_dt()
140 rockchip->hclk_pcie = devm_clk_get(dev, "hclk"); in rockchip_pcie_parse_dt()
141 if (IS_ERR(rockchip->hclk_pcie)) { in rockchip_pcie_parse_dt()
143 return PTR_ERR(rockchip->hclk_pcie); in rockchip_pcie_parse_dt()
146 rockchip->clk_pcie_pm = devm_clk_get(dev, "pm"); in rockchip_pcie_parse_dt()
147 if (IS_ERR(rockchip->clk_pcie_pm)) { in rockchip_pcie_parse_dt()
149 return PTR_ERR(rockchip->clk_pcie_pm); in rockchip_pcie_parse_dt()
156 int rockchip_pcie_init_port(struct rockchip_pcie *rockchip) in rockchip_pcie_init_port() argument
158 struct device *dev = rockchip->dev; in rockchip_pcie_init_port()
162 err = reset_control_assert(rockchip->aclk_rst); in rockchip_pcie_init_port()
168 err = reset_control_assert(rockchip->pclk_rst); in rockchip_pcie_init_port()
174 err = reset_control_assert(rockchip->pm_rst); in rockchip_pcie_init_port()
181 err = phy_init(rockchip->phys[i]); in rockchip_pcie_init_port()
188 err = reset_control_assert(rockchip->core_rst); in rockchip_pcie_init_port()
194 err = reset_control_assert(rockchip->mgmt_rst); in rockchip_pcie_init_port()
200 err = reset_control_assert(rockchip->mgmt_sticky_rst); in rockchip_pcie_init_port()
206 err = reset_control_assert(rockchip->pipe_rst); in rockchip_pcie_init_port()
214 err = reset_control_deassert(rockchip->pm_rst); in rockchip_pcie_init_port()
220 err = reset_control_deassert(rockchip->aclk_rst); in rockchip_pcie_init_port()
226 err = reset_control_deassert(rockchip->pclk_rst); in rockchip_pcie_init_port()
232 if (rockchip->link_gen == 2) in rockchip_pcie_init_port()
233 rockchip_pcie_write(rockchip, PCIE_CLIENT_GEN_SEL_2, in rockchip_pcie_init_port()
236 rockchip_pcie_write(rockchip, PCIE_CLIENT_GEN_SEL_1, in rockchip_pcie_init_port()
240 PCIE_CLIENT_CONF_LANE_NUM(rockchip->lanes); in rockchip_pcie_init_port()
242 if (rockchip->is_rc) in rockchip_pcie_init_port()
247 rockchip_pcie_write(rockchip, regs, PCIE_CLIENT_CONFIG); in rockchip_pcie_init_port()
250 err = phy_power_on(rockchip->phys[i]); in rockchip_pcie_init_port()
261 err = reset_control_deassert(rockchip->mgmt_sticky_rst); in rockchip_pcie_init_port()
267 err = reset_control_deassert(rockchip->core_rst); in rockchip_pcie_init_port()
273 err = reset_control_deassert(rockchip->mgmt_rst); in rockchip_pcie_init_port()
279 err = reset_control_deassert(rockchip->pipe_rst); in rockchip_pcie_init_port()
288 phy_power_off(rockchip->phys[i]); in rockchip_pcie_init_port()
292 phy_exit(rockchip->phys[i]); in rockchip_pcie_init_port()
297 int rockchip_pcie_get_phys(struct rockchip_pcie *rockchip) in rockchip_pcie_get_phys() argument
299 struct device *dev = rockchip->dev; in rockchip_pcie_get_phys()
306 rockchip->legacy_phy = true; in rockchip_pcie_get_phys()
307 rockchip->phys[0] = phy; in rockchip_pcie_get_phys()
332 rockchip->phys[i] = phy; in rockchip_pcie_get_phys()
339 void rockchip_pcie_deinit_phys(struct rockchip_pcie *rockchip) in rockchip_pcie_deinit_phys() argument
345 if (rockchip->lanes_map & BIT(i)) in rockchip_pcie_deinit_phys()
346 phy_power_off(rockchip->phys[i]); in rockchip_pcie_deinit_phys()
347 phy_exit(rockchip->phys[i]); in rockchip_pcie_deinit_phys()
352 int rockchip_pcie_enable_clocks(struct rockchip_pcie *rockchip) in rockchip_pcie_enable_clocks() argument
354 struct device *dev = rockchip->dev; in rockchip_pcie_enable_clocks()
357 err = clk_prepare_enable(rockchip->aclk_pcie); in rockchip_pcie_enable_clocks()
363 err = clk_prepare_enable(rockchip->aclk_perf_pcie); in rockchip_pcie_enable_clocks()
369 err = clk_prepare_enable(rockchip->hclk_pcie); in rockchip_pcie_enable_clocks()
375 err = clk_prepare_enable(rockchip->clk_pcie_pm); in rockchip_pcie_enable_clocks()
384 clk_disable_unprepare(rockchip->hclk_pcie); in rockchip_pcie_enable_clocks()
386 clk_disable_unprepare(rockchip->aclk_perf_pcie); in rockchip_pcie_enable_clocks()
388 clk_disable_unprepare(rockchip->aclk_pcie); in rockchip_pcie_enable_clocks()
395 struct rockchip_pcie *rockchip = data; in rockchip_pcie_disable_clocks() local
397 clk_disable_unprepare(rockchip->clk_pcie_pm); in rockchip_pcie_disable_clocks()
398 clk_disable_unprepare(rockchip->hclk_pcie); in rockchip_pcie_disable_clocks()
399 clk_disable_unprepare(rockchip->aclk_perf_pcie); in rockchip_pcie_disable_clocks()
400 clk_disable_unprepare(rockchip->aclk_pcie); in rockchip_pcie_disable_clocks()
405 struct rockchip_pcie *rockchip, u32 type) in rockchip_pcie_cfg_configuration_accesses() argument
410 rockchip_pcie_write(rockchip, 0x0, PCIE_RC_BAR_CONF); in rockchip_pcie_cfg_configuration_accesses()
412 rockchip_pcie_write(rockchip, in rockchip_pcie_cfg_configuration_accesses()
415 rockchip_pcie_write(rockchip, RC_REGION_0_ADDR_TRANS_H, in rockchip_pcie_cfg_configuration_accesses()
417 ob_desc_0 = rockchip_pcie_read(rockchip, PCIE_CORE_OB_REGION_DESC0); in rockchip_pcie_cfg_configuration_accesses()
420 rockchip_pcie_write(rockchip, ob_desc_0, PCIE_CORE_OB_REGION_DESC0); in rockchip_pcie_cfg_configuration_accesses()
421 rockchip_pcie_write(rockchip, 0x0, PCIE_CORE_OB_REGION_DESC1); in rockchip_pcie_cfg_configuration_accesses()