Lines Matching defs:sdpcmd_regs
197 struct sdpcmd_regs { struct
198 u32 corecontrol; /* 0x00, rev8 */
199 u32 corestatus; /* rev8 */
200 u32 PAD[1];
201 u32 biststatus; /* rev8 */
204 u16 pcmciamesportaladdr; /* 0x010, rev8 */
205 u16 PAD[1];
206 u16 pcmciamesportalmask; /* rev8 */
207 u16 PAD[1];
208 u16 pcmciawrframebc; /* rev8 */
209 u16 PAD[1];
210 u16 pcmciaunderflowtimer; /* rev8 */
211 u16 PAD[1];
214 u32 intstatus; /* 0x020, rev8 */
215 u32 hostintmask; /* rev8 */
216 u32 intmask; /* rev8 */
217 u32 sbintstatus; /* rev8 */
218 u32 sbintmask; /* rev8 */
219 u32 funcintmask; /* rev4 */
220 u32 PAD[2];
221 u32 tosbmailbox; /* 0x040, rev8 */
222 u32 tohostmailbox; /* rev8 */
223 u32 tosbmailboxdata; /* rev8 */
224 u32 tohostmailboxdata; /* rev8 */
227 u32 sdioaccess; /* 0x050, rev8 */
228 u32 PAD[3];
231 u8 pcmciaframectrl; /* 0x060, rev8 */
232 u8 PAD[3];
233 u8 pcmciawatermark; /* rev8 */
234 u8 PAD[155];
237 u32 intrcvlazy; /* 0x100, rev8 */
238 u32 PAD[3];
241 u32 cmd52rd; /* 0x110, rev8 */
242 u32 cmd52wr; /* rev8 */
243 u32 cmd53rd; /* rev8 */
244 u32 cmd53wr; /* rev8 */
245 u32 abort; /* rev8 */
246 u32 datacrcerror; /* rev8 */
247 u32 rdoutofsync; /* rev8 */
248 u32 wroutofsync; /* rev8 */
249 u32 writebusy; /* rev8 */
250 u32 readwait; /* rev8 */
251 u32 readterm; /* rev8 */
252 u32 writeterm; /* rev8 */
253 u32 PAD[40];
254 u32 clockctlstatus; /* rev8 */
255 u32 PAD[7];
257 u32 PAD[128]; /* DMA engines */
260 char cis[512]; /* 0x400-0x5ff, rev6 */
263 char pcmciafcr[256]; /* 0x600-6ff, rev6 */
264 u16 PAD[55];
267 u16 backplanecsr; /* 0x76E, rev6 */
268 u16 backplaneaddr0; /* rev6 */
269 u16 backplaneaddr1; /* rev6 */
270 u16 backplaneaddr2; /* rev6 */
271 u16 backplaneaddr3; /* rev6 */
272 u16 backplanedata0; /* rev6 */
273 u16 backplanedata1; /* rev6 */
274 u16 backplanedata2; /* rev6 */
275 u16 backplanedata3; /* rev6 */
276 u16 PAD[31];
279 u16 spromstatus; /* 0x7BE, rev2 */
280 u32 PAD[464];
282 u16 PAD[0x80];