Lines Matching refs:WREG32_PCIE_PORT
1577 WREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL, link_width_cntl); in si_set_pcie_lanes()
2301 WREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL, tmp); in si_pcie_gen3_enable()
2326 WREG32_PCIE_PORT(PCIE_LC_CNTL4, tmp); in si_pcie_gen3_enable()
2330 WREG32_PCIE_PORT(PCIE_LC_CNTL4, tmp); in si_pcie_gen3_enable()
2375 WREG32_PCIE_PORT(PCIE_LC_CNTL4, tmp); in si_pcie_gen3_enable()
2382 WREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL, speed_cntl); in si_pcie_gen3_enable()
2397 WREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL, speed_cntl); in si_pcie_gen3_enable()
2465 WREG32_PCIE_PORT(PCIE_LC_N_FTS_CNTL, data); in si_program_aspm()
2470 WREG32_PCIE_PORT(PCIE_LC_CNTL3, data); in si_program_aspm()
2487 WREG32_PCIE_PORT(PCIE_LC_CNTL, data); in si_program_aspm()
2561 WREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL, data); in si_program_aspm()
2594 WREG32_PCIE_PORT(PCIE_LC_CNTL2, data); in si_program_aspm()
2632 WREG32_PCIE_PORT(PCIE_LC_CNTL, data); in si_program_aspm()
2648 WREG32_PCIE_PORT(PCIE_LC_CNTL, data); in si_program_aspm()