Lines Matching refs:ingenic_gpio_set_bit

1342 static void ingenic_gpio_set_bit(struct ingenic_gpio_chip *jzgc,  in ingenic_gpio_set_bit()  function
1382 ingenic_gpio_set_bit(jzgc, JZ4760_GPIO_PAT0, offset, !!value); in ingenic_gpio_set_value()
1384 ingenic_gpio_set_bit(jzgc, JZ4740_GPIO_DATA, offset, !!value); in ingenic_gpio_set_value()
1407 ingenic_gpio_set_bit(jzgc, reg2, offset, true); in irq_set_type()
1408 ingenic_gpio_set_bit(jzgc, reg1, offset, true); in irq_set_type()
1417 ingenic_gpio_set_bit(jzgc, reg2, offset, false); in irq_set_type()
1418 ingenic_gpio_set_bit(jzgc, reg1, offset, true); in irq_set_type()
1427 ingenic_gpio_set_bit(jzgc, reg2, offset, true); in irq_set_type()
1428 ingenic_gpio_set_bit(jzgc, reg1, offset, false); in irq_set_type()
1438 ingenic_gpio_set_bit(jzgc, reg2, offset, false); in irq_set_type()
1439 ingenic_gpio_set_bit(jzgc, reg1, offset, false); in irq_set_type()
1450 ingenic_gpio_set_bit(jzgc, GPIO_MSK, irqd->hwirq, true); in ingenic_gpio_irq_mask()
1458 ingenic_gpio_set_bit(jzgc, GPIO_MSK, irqd->hwirq, false); in ingenic_gpio_irq_unmask()
1468 ingenic_gpio_set_bit(jzgc, JZ4760_GPIO_INT, irq, true); in ingenic_gpio_irq_enable()
1470 ingenic_gpio_set_bit(jzgc, JZ4740_GPIO_SELECT, irq, true); in ingenic_gpio_irq_enable()
1484 ingenic_gpio_set_bit(jzgc, JZ4760_GPIO_INT, irq, false); in ingenic_gpio_irq_disable()
1486 ingenic_gpio_set_bit(jzgc, JZ4740_GPIO_SELECT, irq, false); in ingenic_gpio_irq_disable()
1509 ingenic_gpio_set_bit(jzgc, JZ4760_GPIO_FLAG, irq, false); in ingenic_gpio_irq_ack()
1511 ingenic_gpio_set_bit(jzgc, JZ4740_GPIO_DATA, irq, true); in ingenic_gpio_irq_ack()