Lines Matching refs:value

109 #define SET_PKT_H2C_CATEGORY(h2c_pkt, value)                                   \  argument
110 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(6, 0))
111 #define SET_PKT_H2C_CMD_ID(h2c_pkt, value) \ argument
112 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(15, 8))
113 #define SET_PKT_H2C_SUB_CMD_ID(h2c_pkt, value) \ argument
114 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(31, 16))
115 #define SET_PKT_H2C_TOTAL_LEN(h2c_pkt, value) \ argument
116 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x01, value, GENMASK(15, 0))
125 #define FW_OFFLOAD_H2C_SET_SEQ_NUM(h2c_pkt, value) \ argument
126 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x01, value, GENMASK(31, 16))
127 #define GENERAL_INFO_SET_FW_TX_BOUNDARY(h2c_pkt, value) \ argument
128 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x02, value, GENMASK(23, 16))
130 #define PHYDM_INFO_SET_REF_TYPE(h2c_pkt, value) \ argument
131 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x02, value, GENMASK(7, 0))
132 #define PHYDM_INFO_SET_RF_TYPE(h2c_pkt, value) \ argument
133 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x02, value, GENMASK(15, 8))
134 #define PHYDM_INFO_SET_CUT_VER(h2c_pkt, value) \ argument
135 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x02, value, GENMASK(23, 16))
136 #define PHYDM_INFO_SET_RX_ANT_STATUS(h2c_pkt, value) \ argument
137 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x02, value, GENMASK(27, 24))
138 #define PHYDM_INFO_SET_TX_ANT_STATUS(h2c_pkt, value) \ argument
139 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x02, value, GENMASK(31, 28))
140 #define IQK_SET_CLEAR(h2c_pkt, value) \ argument
141 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x02, value, BIT(0))
142 #define IQK_SET_SEGMENT_IQK(h2c_pkt, value) \ argument
143 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x02, value, BIT(1))
160 #define SET_H2C_CMD_ID_CLASS(h2c_pkt, value) \ argument
161 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(7, 0))
163 #define MEDIA_STATUS_RPT_SET_OP_MODE(h2c_pkt, value) \ argument
164 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, BIT(8))
165 #define MEDIA_STATUS_RPT_SET_MACID(h2c_pkt, value) \ argument
166 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(23, 16))
168 #define SET_PWR_MODE_SET_MODE(h2c_pkt, value) \ argument
169 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(14, 8))
170 #define SET_PWR_MODE_SET_RLBM(h2c_pkt, value) \ argument
171 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(19, 16))
172 #define SET_PWR_MODE_SET_SMART_PS(h2c_pkt, value) \ argument
173 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(23, 20))
174 #define SET_PWR_MODE_SET_AWAKE_INTERVAL(h2c_pkt, value) \ argument
175 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(31, 24))
176 #define SET_PWR_MODE_SET_PORT_ID(h2c_pkt, value) \ argument
177 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x01, value, GENMASK(7, 5))
178 #define SET_PWR_MODE_SET_PWR_STATE(h2c_pkt, value) \ argument
179 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x01, value, GENMASK(15, 8))
180 #define SET_RSSI_INFO_MACID(h2c_pkt, value) \ argument
181 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(15, 8))
182 #define SET_RSSI_INFO_RSSI(h2c_pkt, value) \ argument
183 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(31, 24))
184 #define SET_RSSI_INFO_STBC(h2c_pkt, value) \ argument
185 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x01, value, BIT(1))
186 #define SET_RA_INFO_MACID(h2c_pkt, value) \ argument
187 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(15, 8))
188 #define SET_RA_INFO_RATE_ID(h2c_pkt, value) \ argument
189 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(20, 16))
190 #define SET_RA_INFO_INIT_RA_LVL(h2c_pkt, value) \ argument
191 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(22, 21))
192 #define SET_RA_INFO_SGI_EN(h2c_pkt, value) \ argument
193 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, BIT(23))
194 #define SET_RA_INFO_BW_MODE(h2c_pkt, value) \ argument
195 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(25, 24))
196 #define SET_RA_INFO_LDPC(h2c_pkt, value) \ argument
197 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, BIT(26))
198 #define SET_RA_INFO_NO_UPDATE(h2c_pkt, value) \ argument
199 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, BIT(27))
200 #define SET_RA_INFO_VHT_EN(h2c_pkt, value) \ argument
201 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(29, 28))
202 #define SET_RA_INFO_DIS_PT(h2c_pkt, value) \ argument
203 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, BIT(30))
204 #define SET_RA_INFO_RA_MASK0(h2c_pkt, value) \ argument
205 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x01, value, GENMASK(7, 0))
206 #define SET_RA_INFO_RA_MASK1(h2c_pkt, value) \ argument
207 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x01, value, GENMASK(15, 8))
208 #define SET_RA_INFO_RA_MASK2(h2c_pkt, value) \ argument
209 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x01, value, GENMASK(23, 16))
210 #define SET_RA_INFO_RA_MASK3(h2c_pkt, value) \ argument
211 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x01, value, GENMASK(31, 24))
212 #define SET_QUERY_BT_INFO(h2c_pkt, value) \ argument
213 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, BIT(8))
214 #define SET_WL_CH_INFO_LINK(h2c_pkt, value) \ argument
215 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(15, 8))
216 #define SET_WL_CH_INFO_CHNL(h2c_pkt, value) \ argument
217 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(23, 16))
218 #define SET_WL_CH_INFO_BW(h2c_pkt, value) \ argument
219 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(31, 24))
220 #define SET_BT_MP_INFO_SEQ(h2c_pkt, value) \ argument
221 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(15, 12))
222 #define SET_BT_MP_INFO_OP_CODE(h2c_pkt, value) \ argument
223 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(23, 16))
224 #define SET_BT_MP_INFO_PARA1(h2c_pkt, value) \ argument
225 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(31, 24))
226 #define SET_BT_MP_INFO_PARA2(h2c_pkt, value) \ argument
227 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x01, value, GENMASK(7, 0))
228 #define SET_BT_MP_INFO_PARA3(h2c_pkt, value) \ argument
229 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x01, value, GENMASK(15, 8))
230 #define SET_BT_TX_POWER_INDEX(h2c_pkt, value) \ argument
231 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(15, 8))
232 #define SET_IGNORE_WLAN_ACTION_EN(h2c_pkt, value) \ argument
233 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, BIT(8))
234 #define SET_COEX_TDMA_TYPE_PARA1(h2c_pkt, value) \ argument
235 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(15, 8))
236 #define SET_COEX_TDMA_TYPE_PARA2(h2c_pkt, value) \ argument
237 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(23, 16))
238 #define SET_COEX_TDMA_TYPE_PARA3(h2c_pkt, value) \ argument
239 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(31, 24))
240 #define SET_COEX_TDMA_TYPE_PARA4(h2c_pkt, value) \ argument
241 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x01, value, GENMASK(7, 0))
242 #define SET_COEX_TDMA_TYPE_PARA5(h2c_pkt, value) \ argument
243 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x01, value, GENMASK(15, 8))
244 #define SET_BT_WIFI_CONTROL_OP_CODE(h2c_pkt, value) \ argument
245 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(15, 8))
246 #define SET_BT_WIFI_CONTROL_DATA1(h2c_pkt, value) \ argument
247 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(23, 16))
248 #define SET_BT_WIFI_CONTROL_DATA2(h2c_pkt, value) \ argument
249 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x00, value, GENMASK(31, 24))
250 #define SET_BT_WIFI_CONTROL_DATA3(h2c_pkt, value) \ argument
251 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x01, value, GENMASK(7, 0))
252 #define SET_BT_WIFI_CONTROL_DATA4(h2c_pkt, value) \ argument
253 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x01, value, GENMASK(15, 8))
254 #define SET_BT_WIFI_CONTROL_DATA5(h2c_pkt, value) \ argument
255 le32p_replace_bits((__le32 *)(h2c_pkt) + 0x01, value, GENMASK(23, 16))