Lines Matching full:r1

32 	lg	%r1,__LC_NODAT_STACK
33 stmg %r6,%r15,__SF_GPRS(%r1)
34 aghi %r1,-STACK_FRAME_OVERHEAD
35 stg %r15,__SF_BACKCHAIN(%r1)
36 lgr %r15,%r1
51 lghi %r1,0x1000
57 mvc 0x318(4,%r1),__SF_EMPTY(%r15) /* move prefix to lowcore */
58 stam %a0,%a15,0x340(%r1) /* store access registers */
59 stctg %c0,%c15,0x380(%r1) /* store control registers */
60 stmg %r0,%r15,0x280(%r1) /* store general registers */
62 stpt 0x328(%r1) /* store timer */
64 stckc 0x330(%r1) /* store clock comparator */
68 slg %r0,0x328(%r1)
71 mvc __LC_LAST_UPDATE_TIMER(8),0x328(%r1)
106 lghi %r1,0x1000
107 spx 0x318(%r1)
120 lgr %r1,%r15
122 stg %r1,__SF_BACKCHAIN(%r15)
136 larl %r1,restore_pblist
137 lg %r1,0(%r1)
138 ltgr %r1,%r1
141 lg %r2,8(%r1)
142 lg %r4,0(%r1)
149 lg %r2,8(%r1)
151 lg %r1,16(%r1)
152 ltgr %r1,%r1
158 larl %r1,.Lnew_pgm_check_psw
160 stm %r2,%r3,0(%r1)
161 mvc __LC_PGM_NEW_PSW(16,%r0),0(%r1)
162 larl %r1,__swsusp_reset_dma
163 lg %r1,0(%r1)
164 BASR_EX %r14,%r1
165 larl %r1,smp_cpu_mt_shift
166 icm %r1,15,0(%r1)
168 llgfr %r1,%r1
170 sigp %r1,%r0,SIGP_SET_MULTI_THREADING
174 larl %r1,.Lnew_pgm_check_psw
175 lpswe 0(%r1)
179 larl %r1,.Lresume_cpu /* Resume CPU address: r2 */
180 stap 0(%r1)
181 llgh %r2,0(%r1)
182 llgh %r1,__LC_EXT_CPU_ADDR(%r0) /* Suspend CPU address: r1 */
183 cgr %r1,%r2
184 je restore_registers /* r1 = r2 -> nothing to do */
188 sigp %r9,%r1,SIGP_INITIAL_CPU_RESET /* sigp initial cpu reset */
200 sigp %r9,%r1,SIGP_RESTART /* sigp restart to suspend CPU */
208 larl %r1,.Lresume_cpu
209 llgh %r2,0(%r1)
219 lghi %r13,0x1000 /* %r1 = pointer to save area */
222 llgf %r1,0x318(%r13)
223 stck __LC_LAST_UPDATE_CLOCK(%r1)