Lines Matching refs:d16
547 vldmia r0,{d16-d23} @ load context
555 vadd.i64 d16,d30 @ h+=Maj from the past
568 vshr.u64 d24,d16,#28
571 vshr.u64 d25,d16,#34
572 vsli.64 d24,d16,#36
574 vshr.u64 d26,d16,#39
576 vsli.64 d25,d16,#30
577 veor d30,d16,d17
578 vsli.64 d26,d16,#25
614 veor d30,d23,d16
618 vbsl d30,d17,d16 @ Maj(a,b,c)
655 vbsl d30,d16,d23 @ Maj(a,b,c)
694 vadd.i64 d16,d27
697 vshr.u64 d24,d16,#14 @ 4
701 vshr.u64 d25,d16,#18
705 vshr.u64 d26,d16,#41
707 vsli.64 d24,d16,#50
708 vsli.64 d25,d16,#46
709 vmov d29,d16
710 vsli.64 d26,d16,#23
752 vbsl d29,d16,d17 @ Ch(e,f,g)
789 vbsl d29,d23,d16 @ Ch(e,f,g)
829 vadd.i64 d27,d29,d16
838 veor d16,d24,d25
841 veor d16,d26 @ Sigma0(a)
844 @ vadd.i64 d16,d30
851 vadd.i64 d16,d30 @ h+=Maj from the past
864 vshr.u64 d24,d16,#28
867 vshr.u64 d25,d16,#34
868 vsli.64 d24,d16,#36
870 vshr.u64 d26,d16,#39
872 vsli.64 d25,d16,#30
873 veor d30,d16,d17
874 vsli.64 d26,d16,#25
910 veor d30,d23,d16
914 vbsl d30,d17,d16 @ Maj(a,b,c)
951 vbsl d30,d16,d23 @ Maj(a,b,c)
990 vadd.i64 d16,d27
993 vshr.u64 d24,d16,#14 @ 12
997 vshr.u64 d25,d16,#18
1001 vshr.u64 d26,d16,#41
1003 vsli.64 d24,d16,#50
1004 vsli.64 d25,d16,#46
1005 vmov d29,d16
1006 vsli.64 d26,d16,#23
1048 vbsl d29,d16,d17 @ Ch(e,f,g)
1085 vbsl d29,d23,d16 @ Ch(e,f,g)
1125 vadd.i64 d27,d29,d16
1134 veor d16,d24,d25
1137 veor d16,d26 @ Sigma0(a)
1140 @ vadd.i64 d16,d30
1146 vadd.i64 d16,d30 @ h+=Maj from the past
1177 vshr.u64 d24,d16,#28
1180 vshr.u64 d25,d16,#34
1181 vsli.64 d24,d16,#36
1183 vshr.u64 d26,d16,#39
1185 vsli.64 d25,d16,#30
1186 veor d30,d16,d17
1187 vsli.64 d26,d16,#25
1223 veor d30,d23,d16
1227 vbsl d30,d17,d16 @ Maj(a,b,c)
1278 vbsl d30,d16,d23 @ Maj(a,b,c)
1317 vadd.i64 d16,d27
1337 vshr.u64 d24,d16,#14 @ from NEON_00_15
1339 vshr.u64 d25,d16,#18 @ from NEON_00_15
1341 vshr.u64 d26,d16,#41 @ from NEON_00_15
1344 vsli.64 d24,d16,#50
1345 vsli.64 d25,d16,#46
1346 vmov d29,d16
1347 vsli.64 d26,d16,#23
1389 vbsl d29,d16,d17 @ Ch(e,f,g)
1440 vbsl d29,d23,d16 @ Ch(e,f,g)
1480 vadd.i64 d27,d29,d16
1489 veor d16,d24,d25
1492 veor d16,d26 @ Sigma0(a)
1495 @ vadd.i64 d16,d30
1498 vadd.i64 d16,d30 @ h+=Maj from the past
1529 vshr.u64 d24,d16,#28
1532 vshr.u64 d25,d16,#34
1533 vsli.64 d24,d16,#36
1535 vshr.u64 d26,d16,#39
1537 vsli.64 d25,d16,#30
1538 veor d30,d16,d17
1539 vsli.64 d26,d16,#25
1575 veor d30,d23,d16
1579 vbsl d30,d17,d16 @ Maj(a,b,c)
1630 vbsl d30,d16,d23 @ Maj(a,b,c)
1669 vadd.i64 d16,d27
1689 vshr.u64 d24,d16,#14 @ from NEON_00_15
1691 vshr.u64 d25,d16,#18 @ from NEON_00_15
1693 vshr.u64 d26,d16,#41 @ from NEON_00_15
1696 vsli.64 d24,d16,#50
1697 vsli.64 d25,d16,#46
1698 vmov d29,d16
1699 vsli.64 d26,d16,#23
1741 vbsl d29,d16,d17 @ Ch(e,f,g)
1792 vbsl d29,d23,d16 @ Ch(e,f,g)
1832 vadd.i64 d27,d29,d16
1841 veor d16,d24,d25
1844 veor d16,d26 @ Sigma0(a)
1847 @ vadd.i64 d16,d30
1850 vadd.i64 d16,d30 @ h+=Maj from the past
1856 vstmia r0,{d16-d23} @ save context