Lines Matching refs:ingenic_gpio_set_bit
3203 static void ingenic_gpio_set_bit(struct ingenic_gpio_chip *jzgc, in ingenic_gpio_set_bit() function
3265 ingenic_gpio_set_bit(jzgc, JZ4770_GPIO_PAT0, offset, !!value); in ingenic_gpio_set_value()
3267 ingenic_gpio_set_bit(jzgc, JZ4740_GPIO_DATA, offset, !!value); in ingenic_gpio_set_value()
3269 ingenic_gpio_set_bit(jzgc, JZ4730_GPIO_DATA, offset, !!value); in ingenic_gpio_set_value()
3308 ingenic_gpio_set_bit(jzgc, JZ4730_GPIO_GPDIR, offset, false); in irq_set_type()
3318 ingenic_gpio_set_bit(jzgc, X2000_GPIO_EDG, offset, val3); in irq_set_type()
3324 ingenic_gpio_set_bit(jzgc, reg2, offset, val1); in irq_set_type()
3325 ingenic_gpio_set_bit(jzgc, reg1, offset, val2); in irq_set_type()
3336 ingenic_gpio_set_bit(jzgc, GPIO_MSK, irq, true); in ingenic_gpio_irq_mask()
3338 ingenic_gpio_set_bit(jzgc, JZ4730_GPIO_GPIMR, irq, true); in ingenic_gpio_irq_mask()
3348 ingenic_gpio_set_bit(jzgc, GPIO_MSK, irq, false); in ingenic_gpio_irq_unmask()
3350 ingenic_gpio_set_bit(jzgc, JZ4730_GPIO_GPIMR, irq, false); in ingenic_gpio_irq_unmask()
3360 ingenic_gpio_set_bit(jzgc, JZ4770_GPIO_INT, irq, true); in ingenic_gpio_irq_enable()
3362 ingenic_gpio_set_bit(jzgc, JZ4740_GPIO_SELECT, irq, true); in ingenic_gpio_irq_enable()
3364 ingenic_gpio_set_bit(jzgc, JZ4730_GPIO_GPIER, irq, true); in ingenic_gpio_irq_enable()
3378 ingenic_gpio_set_bit(jzgc, JZ4770_GPIO_INT, irq, false); in ingenic_gpio_irq_disable()
3380 ingenic_gpio_set_bit(jzgc, JZ4740_GPIO_SELECT, irq, false); in ingenic_gpio_irq_disable()
3382 ingenic_gpio_set_bit(jzgc, JZ4730_GPIO_GPIER, irq, false); in ingenic_gpio_irq_disable()
3406 ingenic_gpio_set_bit(jzgc, JZ4770_GPIO_FLAG, irq, false); in ingenic_gpio_irq_ack()
3408 ingenic_gpio_set_bit(jzgc, JZ4740_GPIO_DATA, irq, true); in ingenic_gpio_irq_ack()
3410 ingenic_gpio_set_bit(jzgc, JZ4730_GPIO_GPFR, irq, false); in ingenic_gpio_irq_ack()