Lines Matching refs:raw_spin_lock_irqsave
45 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_get_direction()
61 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_direction_input()
77 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_direction_output()
96 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_get_value()
109 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_set_value()
128 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_set_debounce()
252 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_dbg_show()
390 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_enable()
405 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_disable()
420 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_mask()
434 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_unmask()
450 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_set_wake()
480 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_eoi()
495 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_set_type()
613 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_handler()
643 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_handler()
658 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_handler()
714 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_pinconf_get()
756 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_pinconf_set()
861 raw_spin_lock_irqsave(&gpio_dev->lock, flags); in amd_gpio_irq_init()