Lines Matching +full:d +full:- +full:phy

1 // SPDX-License-Identifier: GPL-2.0+
7 * Author: Shawn Lin <shawn.lin@rock-chips.com>
8 * Wenrui Li <wenrui.li@rock-chips.com>
18 #include <linux/phy/phy.h>
23 #include "pcie-rockchip.h"
27 struct device *dev = rockchip->dev; in rockchip_pcie_parse_dt()
29 struct device_node *node = dev->of_node; in rockchip_pcie_parse_dt()
33 if (rockchip->is_rc) { in rockchip_pcie_parse_dt()
36 "axi-base"); in rockchip_pcie_parse_dt()
37 rockchip->reg_base = devm_pci_remap_cfg_resource(dev, regs); in rockchip_pcie_parse_dt()
38 if (IS_ERR(rockchip->reg_base)) in rockchip_pcie_parse_dt()
39 return PTR_ERR(rockchip->reg_base); in rockchip_pcie_parse_dt()
41 rockchip->mem_res = in rockchip_pcie_parse_dt()
43 "mem-base"); in rockchip_pcie_parse_dt()
44 if (!rockchip->mem_res) in rockchip_pcie_parse_dt()
45 return -EINVAL; in rockchip_pcie_parse_dt()
48 rockchip->apb_base = in rockchip_pcie_parse_dt()
49 devm_platform_ioremap_resource_byname(pdev, "apb-base"); in rockchip_pcie_parse_dt()
50 if (IS_ERR(rockchip->apb_base)) in rockchip_pcie_parse_dt()
51 return PTR_ERR(rockchip->apb_base); in rockchip_pcie_parse_dt()
57 rockchip->lanes = 1; in rockchip_pcie_parse_dt()
58 err = of_property_read_u32(node, "num-lanes", &rockchip->lanes); in rockchip_pcie_parse_dt()
59 if (!err && (rockchip->lanes == 0 || in rockchip_pcie_parse_dt()
60 rockchip->lanes == 3 || in rockchip_pcie_parse_dt()
61 rockchip->lanes > 4)) { in rockchip_pcie_parse_dt()
62 dev_warn(dev, "invalid num-lanes, default to use one lane\n"); in rockchip_pcie_parse_dt()
63 rockchip->lanes = 1; in rockchip_pcie_parse_dt()
66 rockchip->link_gen = of_pci_get_max_link_speed(node); in rockchip_pcie_parse_dt()
67 if (rockchip->link_gen < 0 || rockchip->link_gen > 2) in rockchip_pcie_parse_dt()
68 rockchip->link_gen = 2; in rockchip_pcie_parse_dt()
70 rockchip->core_rst = devm_reset_control_get_exclusive(dev, "core"); in rockchip_pcie_parse_dt()
71 if (IS_ERR(rockchip->core_rst)) { in rockchip_pcie_parse_dt()
72 if (PTR_ERR(rockchip->core_rst) != -EPROBE_DEFER) in rockchip_pcie_parse_dt()
74 return PTR_ERR(rockchip->core_rst); in rockchip_pcie_parse_dt()
77 rockchip->mgmt_rst = devm_reset_control_get_exclusive(dev, "mgmt"); in rockchip_pcie_parse_dt()
78 if (IS_ERR(rockchip->mgmt_rst)) { in rockchip_pcie_parse_dt()
79 if (PTR_ERR(rockchip->mgmt_rst) != -EPROBE_DEFER) in rockchip_pcie_parse_dt()
81 return PTR_ERR(rockchip->mgmt_rst); in rockchip_pcie_parse_dt()
84 rockchip->mgmt_sticky_rst = devm_reset_control_get_exclusive(dev, in rockchip_pcie_parse_dt()
85 "mgmt-sticky"); in rockchip_pcie_parse_dt()
86 if (IS_ERR(rockchip->mgmt_sticky_rst)) { in rockchip_pcie_parse_dt()
87 if (PTR_ERR(rockchip->mgmt_sticky_rst) != -EPROBE_DEFER) in rockchip_pcie_parse_dt()
88 dev_err(dev, "missing mgmt-sticky reset property in node\n"); in rockchip_pcie_parse_dt()
89 return PTR_ERR(rockchip->mgmt_sticky_rst); in rockchip_pcie_parse_dt()
92 rockchip->pipe_rst = devm_reset_control_get_exclusive(dev, "pipe"); in rockchip_pcie_parse_dt()
93 if (IS_ERR(rockchip->pipe_rst)) { in rockchip_pcie_parse_dt()
94 if (PTR_ERR(rockchip->pipe_rst) != -EPROBE_DEFER) in rockchip_pcie_parse_dt()
96 return PTR_ERR(rockchip->pipe_rst); in rockchip_pcie_parse_dt()
99 rockchip->pm_rst = devm_reset_control_get_exclusive(dev, "pm"); in rockchip_pcie_parse_dt()
100 if (IS_ERR(rockchip->pm_rst)) { in rockchip_pcie_parse_dt()
101 if (PTR_ERR(rockchip->pm_rst) != -EPROBE_DEFER) in rockchip_pcie_parse_dt()
103 return PTR_ERR(rockchip->pm_rst); in rockchip_pcie_parse_dt()
106 rockchip->pclk_rst = devm_reset_control_get_exclusive(dev, "pclk"); in rockchip_pcie_parse_dt()
107 if (IS_ERR(rockchip->pclk_rst)) { in rockchip_pcie_parse_dt()
108 if (PTR_ERR(rockchip->pclk_rst) != -EPROBE_DEFER) in rockchip_pcie_parse_dt()
110 return PTR_ERR(rockchip->pclk_rst); in rockchip_pcie_parse_dt()
113 rockchip->aclk_rst = devm_reset_control_get_exclusive(dev, "aclk"); in rockchip_pcie_parse_dt()
114 if (IS_ERR(rockchip->aclk_rst)) { in rockchip_pcie_parse_dt()
115 if (PTR_ERR(rockchip->aclk_rst) != -EPROBE_DEFER) in rockchip_pcie_parse_dt()
117 return PTR_ERR(rockchip->aclk_rst); in rockchip_pcie_parse_dt()
120 if (rockchip->is_rc) { in rockchip_pcie_parse_dt()
121 rockchip->ep_gpio = devm_gpiod_get(dev, "ep", GPIOD_OUT_HIGH); in rockchip_pcie_parse_dt()
122 if (IS_ERR(rockchip->ep_gpio)) { in rockchip_pcie_parse_dt()
123 dev_err(dev, "missing ep-gpios property in node\n"); in rockchip_pcie_parse_dt()
124 return PTR_ERR(rockchip->ep_gpio); in rockchip_pcie_parse_dt()
128 rockchip->aclk_pcie = devm_clk_get(dev, "aclk"); in rockchip_pcie_parse_dt()
129 if (IS_ERR(rockchip->aclk_pcie)) { in rockchip_pcie_parse_dt()
131 return PTR_ERR(rockchip->aclk_pcie); in rockchip_pcie_parse_dt()
134 rockchip->aclk_perf_pcie = devm_clk_get(dev, "aclk-perf"); in rockchip_pcie_parse_dt()
135 if (IS_ERR(rockchip->aclk_perf_pcie)) { in rockchip_pcie_parse_dt()
137 return PTR_ERR(rockchip->aclk_perf_pcie); in rockchip_pcie_parse_dt()
140 rockchip->hclk_pcie = devm_clk_get(dev, "hclk"); in rockchip_pcie_parse_dt()
141 if (IS_ERR(rockchip->hclk_pcie)) { in rockchip_pcie_parse_dt()
143 return PTR_ERR(rockchip->hclk_pcie); in rockchip_pcie_parse_dt()
146 rockchip->clk_pcie_pm = devm_clk_get(dev, "pm"); in rockchip_pcie_parse_dt()
147 if (IS_ERR(rockchip->clk_pcie_pm)) { in rockchip_pcie_parse_dt()
149 return PTR_ERR(rockchip->clk_pcie_pm); in rockchip_pcie_parse_dt()
158 struct device *dev = rockchip->dev; in rockchip_pcie_init_port()
162 err = reset_control_assert(rockchip->aclk_rst); in rockchip_pcie_init_port()
164 dev_err(dev, "assert aclk_rst err %d\n", err); in rockchip_pcie_init_port()
168 err = reset_control_assert(rockchip->pclk_rst); in rockchip_pcie_init_port()
170 dev_err(dev, "assert pclk_rst err %d\n", err); in rockchip_pcie_init_port()
174 err = reset_control_assert(rockchip->pm_rst); in rockchip_pcie_init_port()
176 dev_err(dev, "assert pm_rst err %d\n", err); in rockchip_pcie_init_port()
181 err = phy_init(rockchip->phys[i]); in rockchip_pcie_init_port()
183 dev_err(dev, "init phy%d err %d\n", i, err); in rockchip_pcie_init_port()
188 err = reset_control_assert(rockchip->core_rst); in rockchip_pcie_init_port()
190 dev_err(dev, "assert core_rst err %d\n", err); in rockchip_pcie_init_port()
194 err = reset_control_assert(rockchip->mgmt_rst); in rockchip_pcie_init_port()
196 dev_err(dev, "assert mgmt_rst err %d\n", err); in rockchip_pcie_init_port()
200 err = reset_control_assert(rockchip->mgmt_sticky_rst); in rockchip_pcie_init_port()
202 dev_err(dev, "assert mgmt_sticky_rst err %d\n", err); in rockchip_pcie_init_port()
206 err = reset_control_assert(rockchip->pipe_rst); in rockchip_pcie_init_port()
208 dev_err(dev, "assert pipe_rst err %d\n", err); in rockchip_pcie_init_port()
214 err = reset_control_deassert(rockchip->pm_rst); in rockchip_pcie_init_port()
216 dev_err(dev, "deassert pm_rst err %d\n", err); in rockchip_pcie_init_port()
220 err = reset_control_deassert(rockchip->aclk_rst); in rockchip_pcie_init_port()
222 dev_err(dev, "deassert aclk_rst err %d\n", err); in rockchip_pcie_init_port()
226 err = reset_control_deassert(rockchip->pclk_rst); in rockchip_pcie_init_port()
228 dev_err(dev, "deassert pclk_rst err %d\n", err); in rockchip_pcie_init_port()
232 if (rockchip->link_gen == 2) in rockchip_pcie_init_port()
240 PCIE_CLIENT_CONF_LANE_NUM(rockchip->lanes); in rockchip_pcie_init_port()
242 if (rockchip->is_rc) in rockchip_pcie_init_port()
250 err = phy_power_on(rockchip->phys[i]); in rockchip_pcie_init_port()
252 dev_err(dev, "power on phy%d err %d\n", i, err); in rockchip_pcie_init_port()
261 err = reset_control_deassert(rockchip->mgmt_sticky_rst); in rockchip_pcie_init_port()
263 dev_err(dev, "deassert mgmt_sticky_rst err %d\n", err); in rockchip_pcie_init_port()
267 err = reset_control_deassert(rockchip->core_rst); in rockchip_pcie_init_port()
269 dev_err(dev, "deassert core_rst err %d\n", err); in rockchip_pcie_init_port()
273 err = reset_control_deassert(rockchip->mgmt_rst); in rockchip_pcie_init_port()
275 dev_err(dev, "deassert mgmt_rst err %d\n", err); in rockchip_pcie_init_port()
279 err = reset_control_deassert(rockchip->pipe_rst); in rockchip_pcie_init_port()
281 dev_err(dev, "deassert pipe_rst err %d\n", err); in rockchip_pcie_init_port()
287 while (i--) in rockchip_pcie_init_port()
288 phy_power_off(rockchip->phys[i]); in rockchip_pcie_init_port()
291 while (i--) in rockchip_pcie_init_port()
292 phy_exit(rockchip->phys[i]); in rockchip_pcie_init_port()
299 struct device *dev = rockchip->dev; in rockchip_pcie_get_phys()
300 struct phy *phy; in rockchip_pcie_get_phys() local
304 phy = devm_phy_get(dev, "pcie-phy"); in rockchip_pcie_get_phys()
305 if (!IS_ERR(phy)) { in rockchip_pcie_get_phys()
306 rockchip->legacy_phy = true; in rockchip_pcie_get_phys()
307 rockchip->phys[0] = phy; in rockchip_pcie_get_phys()
308 dev_warn(dev, "legacy phy model is deprecated!\n"); in rockchip_pcie_get_phys()
312 if (PTR_ERR(phy) == -EPROBE_DEFER) in rockchip_pcie_get_phys()
313 return PTR_ERR(phy); in rockchip_pcie_get_phys()
315 dev_dbg(dev, "missing legacy phy; search for per-lane PHY\n"); in rockchip_pcie_get_phys()
318 name = kasprintf(GFP_KERNEL, "pcie-phy-%u", i); in rockchip_pcie_get_phys()
320 return -ENOMEM; in rockchip_pcie_get_phys()
322 phy = devm_of_phy_get(dev, dev->of_node, name); in rockchip_pcie_get_phys()
325 if (IS_ERR(phy)) { in rockchip_pcie_get_phys()
326 if (PTR_ERR(phy) != -EPROBE_DEFER) in rockchip_pcie_get_phys()
327 dev_err(dev, "missing phy for lane %d: %ld\n", in rockchip_pcie_get_phys()
328 i, PTR_ERR(phy)); in rockchip_pcie_get_phys()
329 return PTR_ERR(phy); in rockchip_pcie_get_phys()
332 rockchip->phys[i] = phy; in rockchip_pcie_get_phys()
345 if (rockchip->lanes_map & BIT(i)) in rockchip_pcie_deinit_phys()
346 phy_power_off(rockchip->phys[i]); in rockchip_pcie_deinit_phys()
347 phy_exit(rockchip->phys[i]); in rockchip_pcie_deinit_phys()
354 struct device *dev = rockchip->dev; in rockchip_pcie_enable_clocks()
357 err = clk_prepare_enable(rockchip->aclk_pcie); in rockchip_pcie_enable_clocks()
363 err = clk_prepare_enable(rockchip->aclk_perf_pcie); in rockchip_pcie_enable_clocks()
369 err = clk_prepare_enable(rockchip->hclk_pcie); in rockchip_pcie_enable_clocks()
375 err = clk_prepare_enable(rockchip->clk_pcie_pm); in rockchip_pcie_enable_clocks()
384 clk_disable_unprepare(rockchip->hclk_pcie); in rockchip_pcie_enable_clocks()
386 clk_disable_unprepare(rockchip->aclk_perf_pcie); in rockchip_pcie_enable_clocks()
388 clk_disable_unprepare(rockchip->aclk_pcie); in rockchip_pcie_enable_clocks()
397 clk_disable_unprepare(rockchip->clk_pcie_pm); in rockchip_pcie_disable_clocks()
398 clk_disable_unprepare(rockchip->hclk_pcie); in rockchip_pcie_disable_clocks()
399 clk_disable_unprepare(rockchip->aclk_perf_pcie); in rockchip_pcie_disable_clocks()
400 clk_disable_unprepare(rockchip->aclk_pcie); in rockchip_pcie_disable_clocks()