Lines Matching +full:num +full:- +full:ob +full:- +full:windows
1 // SPDX-License-Identifier: GPL-2.0
11 #include "pcie-designware.h"
12 #include <linux/pci-epc.h>
13 #include <linux/pci-epf.h>
19 struct pci_epc *epc = ep->epc; in dw_pcie_ep_linkup()
27 struct pci_epc *epc = ep->epc; in dw_pcie_ep_init_notify()
38 list_for_each_entry(ep_func, &ep->func_list, list) { in dw_pcie_ep_get_func_from_ep()
39 if (ep_func->func_no == func_no) in dw_pcie_ep_get_func_from_ep()
50 if (ep->ops->func_conf_select) in dw_pcie_ep_func_select()
51 func_offset = ep->ops->func_conf_select(ep, func_no); in dw_pcie_ep_func_select()
61 struct dw_pcie_ep *ep = &pci->ep; in __dw_pcie_ep_reset_bar()
80 funcs = pci->ep.epc->max_functions; in dw_pcie_ep_reset_bar()
137 dw_pcie_writew_dbi(pci, func_offset + PCI_VENDOR_ID, hdr->vendorid); in dw_pcie_ep_write_header()
138 dw_pcie_writew_dbi(pci, func_offset + PCI_DEVICE_ID, hdr->deviceid); in dw_pcie_ep_write_header()
139 dw_pcie_writeb_dbi(pci, func_offset + PCI_REVISION_ID, hdr->revid); in dw_pcie_ep_write_header()
140 dw_pcie_writeb_dbi(pci, func_offset + PCI_CLASS_PROG, hdr->progif_code); in dw_pcie_ep_write_header()
142 hdr->subclass_code | hdr->baseclass_code << 8); in dw_pcie_ep_write_header()
144 hdr->cache_line_size); in dw_pcie_ep_write_header()
146 hdr->subsys_vendor_id); in dw_pcie_ep_write_header()
147 dw_pcie_writew_dbi(pci, func_offset + PCI_SUBSYSTEM_ID, hdr->subsys_id); in dw_pcie_ep_write_header()
149 hdr->interrupt_pin); in dw_pcie_ep_write_header()
163 free_win = find_first_zero_bit(ep->ib_window_map, ep->num_ib_windows); in dw_pcie_ep_inbound_atu()
164 if (free_win >= ep->num_ib_windows) { in dw_pcie_ep_inbound_atu()
165 dev_err(pci->dev, "No free inbound window\n"); in dw_pcie_ep_inbound_atu()
166 return -EINVAL; in dw_pcie_ep_inbound_atu()
172 dev_err(pci->dev, "Failed to program IB window\n"); in dw_pcie_ep_inbound_atu()
176 ep->bar_to_atu[bar] = free_win; in dw_pcie_ep_inbound_atu()
177 set_bit(free_win, ep->ib_window_map); in dw_pcie_ep_inbound_atu()
189 free_win = find_first_zero_bit(ep->ob_window_map, ep->num_ob_windows); in dw_pcie_ep_outbound_atu()
190 if (free_win >= ep->num_ob_windows) { in dw_pcie_ep_outbound_atu()
191 dev_err(pci->dev, "No free outbound window\n"); in dw_pcie_ep_outbound_atu()
192 return -EINVAL; in dw_pcie_ep_outbound_atu()
198 set_bit(free_win, ep->ob_window_map); in dw_pcie_ep_outbound_atu()
199 ep->outbound_addr[free_win] = phys_addr; in dw_pcie_ep_outbound_atu()
209 enum pci_barno bar = epf_bar->barno; in dw_pcie_ep_clear_bar()
210 u32 atu_index = ep->bar_to_atu[bar]; in dw_pcie_ep_clear_bar()
212 __dw_pcie_ep_reset_bar(pci, func_no, bar, epf_bar->flags); in dw_pcie_ep_clear_bar()
215 clear_bit(atu_index, ep->ib_window_map); in dw_pcie_ep_clear_bar()
216 ep->epf_bar[bar] = NULL; in dw_pcie_ep_clear_bar()
225 enum pci_barno bar = epf_bar->barno; in dw_pcie_ep_set_bar()
226 size_t size = epf_bar->size; in dw_pcie_ep_set_bar()
227 int flags = epf_bar->flags; in dw_pcie_ep_set_bar()
242 epf_bar->phys_addr, as_type); in dw_pcie_ep_set_bar()
248 dw_pcie_writel_dbi2(pci, reg, lower_32_bits(size - 1)); in dw_pcie_ep_set_bar()
252 dw_pcie_writel_dbi2(pci, reg + 4, upper_32_bits(size - 1)); in dw_pcie_ep_set_bar()
256 ep->epf_bar[bar] = epf_bar; in dw_pcie_ep_set_bar()
267 for (index = 0; index < ep->num_ob_windows; index++) { in dw_pcie_find_index()
268 if (ep->outbound_addr[index] != addr) in dw_pcie_find_index()
274 return -EINVAL; in dw_pcie_find_index()
290 clear_bit(atu_index, ep->ob_window_map); in dw_pcie_ep_unmap_addr()
303 dev_err(pci->dev, "Failed to enable address\n"); in dw_pcie_ep_map_addr()
319 if (!ep_func || !ep_func->msi_cap) in dw_pcie_ep_get_msi()
320 return -EINVAL; in dw_pcie_ep_get_msi()
324 reg = ep_func->msi_cap + func_offset + PCI_MSI_FLAGS; in dw_pcie_ep_get_msi()
327 return -EINVAL; in dw_pcie_ep_get_msi()
343 if (!ep_func || !ep_func->msi_cap) in dw_pcie_ep_set_msi()
344 return -EINVAL; in dw_pcie_ep_set_msi()
348 reg = ep_func->msi_cap + func_offset + PCI_MSI_FLAGS; in dw_pcie_ep_set_msi()
368 if (!ep_func || !ep_func->msix_cap) in dw_pcie_ep_get_msix()
369 return -EINVAL; in dw_pcie_ep_get_msix()
373 reg = ep_func->msix_cap + func_offset + PCI_MSIX_FLAGS; in dw_pcie_ep_get_msix()
376 return -EINVAL; in dw_pcie_ep_get_msix()
393 if (!ep_func || !ep_func->msix_cap) in dw_pcie_ep_set_msix()
394 return -EINVAL; in dw_pcie_ep_set_msix()
400 reg = ep_func->msix_cap + func_offset + PCI_MSIX_FLAGS; in dw_pcie_ep_set_msix()
406 reg = ep_func->msix_cap + func_offset + PCI_MSIX_TABLE; in dw_pcie_ep_set_msix()
410 reg = ep_func->msix_cap + func_offset + PCI_MSIX_PBA; in dw_pcie_ep_set_msix()
424 if (!ep->ops->raise_irq) in dw_pcie_ep_raise_irq()
425 return -EINVAL; in dw_pcie_ep_raise_irq()
427 return ep->ops->raise_irq(ep, func_no, type, interrupt_num); in dw_pcie_ep_raise_irq()
435 if (!pci->ops->stop_link) in dw_pcie_ep_stop()
438 pci->ops->stop_link(pci); in dw_pcie_ep_stop()
446 if (!pci->ops->start_link) in dw_pcie_ep_start()
447 return -EINVAL; in dw_pcie_ep_start()
449 return pci->ops->start_link(pci); in dw_pcie_ep_start()
457 if (!ep->ops->get_features) in dw_pcie_ep_get_features()
460 return ep->ops->get_features(ep); in dw_pcie_ep_get_features()
482 struct device *dev = pci->dev; in dw_pcie_ep_raise_legacy_irq()
486 return -EINVAL; in dw_pcie_ep_raise_legacy_irq()
494 struct pci_epc *epc = ep->epc; in dw_pcie_ep_raise_msi_irq()
504 if (!ep_func || !ep_func->msi_cap) in dw_pcie_ep_raise_msi_irq()
505 return -EINVAL; in dw_pcie_ep_raise_msi_irq()
510 reg = ep_func->msi_cap + func_offset + PCI_MSI_FLAGS; in dw_pcie_ep_raise_msi_irq()
513 reg = ep_func->msi_cap + func_offset + PCI_MSI_ADDRESS_LO; in dw_pcie_ep_raise_msi_irq()
516 reg = ep_func->msi_cap + func_offset + PCI_MSI_ADDRESS_HI; in dw_pcie_ep_raise_msi_irq()
518 reg = ep_func->msi_cap + func_offset + PCI_MSI_DATA_64; in dw_pcie_ep_raise_msi_irq()
522 reg = ep_func->msi_cap + func_offset + PCI_MSI_DATA_32; in dw_pcie_ep_raise_msi_irq()
525 aligned_offset = msg_addr_lower & (epc->mem->window.page_size - 1); in dw_pcie_ep_raise_msi_irq()
528 ret = dw_pcie_ep_map_addr(epc, func_no, ep->msi_mem_phys, msg_addr, in dw_pcie_ep_raise_msi_irq()
529 epc->mem->window.page_size); in dw_pcie_ep_raise_msi_irq()
533 writel(msg_data | (interrupt_num - 1), ep->msi_mem + aligned_offset); in dw_pcie_ep_raise_msi_irq()
535 dw_pcie_ep_unmap_addr(epc, func_no, ep->msi_mem_phys); in dw_pcie_ep_raise_msi_irq()
548 if (!ep_func || !ep_func->msix_cap) in dw_pcie_ep_raise_msix_irq_doorbell()
549 return -EINVAL; in dw_pcie_ep_raise_msix_irq_doorbell()
552 (interrupt_num - 1); in dw_pcie_ep_raise_msix_irq_doorbell()
565 struct pci_epc *epc = ep->epc; in dw_pcie_ep_raise_msix_irq()
575 if (!ep_func || !ep_func->msix_cap) in dw_pcie_ep_raise_msix_irq()
576 return -EINVAL; in dw_pcie_ep_raise_msix_irq()
580 reg = ep_func->msix_cap + func_offset + PCI_MSIX_TABLE; in dw_pcie_ep_raise_msix_irq()
585 msix_tbl = ep->epf_bar[bir]->addr + tbl_offset; in dw_pcie_ep_raise_msix_irq()
586 msg_addr = msix_tbl[(interrupt_num - 1)].msg_addr; in dw_pcie_ep_raise_msix_irq()
587 msg_data = msix_tbl[(interrupt_num - 1)].msg_data; in dw_pcie_ep_raise_msix_irq()
588 vec_ctrl = msix_tbl[(interrupt_num - 1)].vector_ctrl; in dw_pcie_ep_raise_msix_irq()
591 dev_dbg(pci->dev, "MSI-X entry ctrl set\n"); in dw_pcie_ep_raise_msix_irq()
592 return -EPERM; in dw_pcie_ep_raise_msix_irq()
595 aligned_offset = msg_addr & (epc->mem->window.page_size - 1); in dw_pcie_ep_raise_msix_irq()
596 ret = dw_pcie_ep_map_addr(epc, func_no, ep->msi_mem_phys, msg_addr, in dw_pcie_ep_raise_msix_irq()
597 epc->mem->window.page_size); in dw_pcie_ep_raise_msix_irq()
601 writel(msg_data, ep->msi_mem + aligned_offset); in dw_pcie_ep_raise_msix_irq()
603 dw_pcie_ep_unmap_addr(epc, func_no, ep->msi_mem_phys); in dw_pcie_ep_raise_msix_irq()
610 struct pci_epc *epc = ep->epc; in dw_pcie_ep_exit()
612 pci_epc_mem_free_addr(epc, ep->msi_mem_phys, ep->msi_mem, in dw_pcie_ep_exit()
613 epc->mem->window.page_size); in dw_pcie_ep_exit()
648 dev_err(pci->dev, in dw_pcie_ep_init_complete()
651 return -EIO; in dw_pcie_ep_init_complete()
681 struct device *dev = pci->dev; in dw_pcie_ep_init()
682 struct device_node *np = dev->of_node; in dw_pcie_ep_init()
686 INIT_LIST_HEAD(&ep->func_list); in dw_pcie_ep_init()
688 if (!pci->dbi_base || !pci->dbi_base2) { in dw_pcie_ep_init()
690 return -EINVAL; in dw_pcie_ep_init()
693 ret = of_property_read_u32(np, "num-ib-windows", &ep->num_ib_windows); in dw_pcie_ep_init()
695 dev_err(dev, "Unable to read *num-ib-windows* property\n"); in dw_pcie_ep_init()
698 if (ep->num_ib_windows > MAX_IATU_IN) { in dw_pcie_ep_init()
699 dev_err(dev, "Invalid *num-ib-windows*\n"); in dw_pcie_ep_init()
700 return -EINVAL; in dw_pcie_ep_init()
703 ret = of_property_read_u32(np, "num-ob-windows", &ep->num_ob_windows); in dw_pcie_ep_init()
705 dev_err(dev, "Unable to read *num-ob-windows* property\n"); in dw_pcie_ep_init()
708 if (ep->num_ob_windows > MAX_IATU_OUT) { in dw_pcie_ep_init()
709 dev_err(dev, "Invalid *num-ob-windows*\n"); in dw_pcie_ep_init()
710 return -EINVAL; in dw_pcie_ep_init()
713 ep->ib_window_map = devm_kcalloc(dev, in dw_pcie_ep_init()
714 BITS_TO_LONGS(ep->num_ib_windows), in dw_pcie_ep_init()
717 if (!ep->ib_window_map) in dw_pcie_ep_init()
718 return -ENOMEM; in dw_pcie_ep_init()
720 ep->ob_window_map = devm_kcalloc(dev, in dw_pcie_ep_init()
721 BITS_TO_LONGS(ep->num_ob_windows), in dw_pcie_ep_init()
724 if (!ep->ob_window_map) in dw_pcie_ep_init()
725 return -ENOMEM; in dw_pcie_ep_init()
727 addr = devm_kcalloc(dev, ep->num_ob_windows, sizeof(phys_addr_t), in dw_pcie_ep_init()
730 return -ENOMEM; in dw_pcie_ep_init()
731 ep->outbound_addr = addr; in dw_pcie_ep_init()
733 if (pci->link_gen < 1) in dw_pcie_ep_init()
734 pci->link_gen = of_pci_get_max_link_speed(np); in dw_pcie_ep_init()
742 ep->epc = epc; in dw_pcie_ep_init()
745 ret = of_property_read_u8(np, "max-functions", &epc->max_functions); in dw_pcie_ep_init()
747 epc->max_functions = 1; in dw_pcie_ep_init()
749 for (func_no = 0; func_no < epc->max_functions; func_no++) { in dw_pcie_ep_init()
752 return -ENOMEM; in dw_pcie_ep_init()
754 ep_func->func_no = func_no; in dw_pcie_ep_init()
755 ep_func->msi_cap = dw_pcie_ep_find_capability(ep, func_no, in dw_pcie_ep_init()
757 ep_func->msix_cap = dw_pcie_ep_find_capability(ep, func_no, in dw_pcie_ep_init()
760 list_add_tail(&ep_func->list, &ep->func_list); in dw_pcie_ep_init()
763 if (ep->ops->ep_init) in dw_pcie_ep_init()
764 ep->ops->ep_init(ep); in dw_pcie_ep_init()
766 ret = pci_epc_mem_init(epc, ep->phys_base, ep->addr_size, in dw_pcie_ep_init()
767 ep->page_size); in dw_pcie_ep_init()
773 ep->msi_mem = pci_epc_mem_alloc_addr(epc, &ep->msi_mem_phys, in dw_pcie_ep_init()
774 epc->mem->window.page_size); in dw_pcie_ep_init()
775 if (!ep->msi_mem) { in dw_pcie_ep_init()
776 dev_err(dev, "Failed to reserve memory for MSI/MSI-X\n"); in dw_pcie_ep_init()
777 return -ENOMEM; in dw_pcie_ep_init()
780 if (ep->ops->get_features) { in dw_pcie_ep_init()
781 epc_features = ep->ops->get_features(ep); in dw_pcie_ep_init()
782 if (epc_features->core_init_notifier) in dw_pcie_ep_init()