Lines Matching refs:WREG32_PCIE_PORT
1461 WREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL, link_width_cntl); in si_set_pcie_lanes()
2184 WREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL, tmp); in si_pcie_gen3_enable()
2209 WREG32_PCIE_PORT(PCIE_LC_CNTL4, tmp); in si_pcie_gen3_enable()
2213 WREG32_PCIE_PORT(PCIE_LC_CNTL4, tmp); in si_pcie_gen3_enable()
2258 WREG32_PCIE_PORT(PCIE_LC_CNTL4, tmp); in si_pcie_gen3_enable()
2265 WREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL, speed_cntl); in si_pcie_gen3_enable()
2280 WREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL, speed_cntl); in si_pcie_gen3_enable()
2348 WREG32_PCIE_PORT(PCIE_LC_N_FTS_CNTL, data); in si_program_aspm()
2353 WREG32_PCIE_PORT(PCIE_LC_CNTL3, data); in si_program_aspm()
2370 WREG32_PCIE_PORT(PCIE_LC_CNTL, data); in si_program_aspm()
2444 WREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL, data); in si_program_aspm()
2477 WREG32_PCIE_PORT(PCIE_LC_CNTL2, data); in si_program_aspm()
2515 WREG32_PCIE_PORT(PCIE_LC_CNTL, data); in si_program_aspm()
2531 WREG32_PCIE_PORT(PCIE_LC_CNTL, data); in si_program_aspm()