Lines Matching refs:x8

73 			interrupts = <14 0x8>;
89 interrupts = <15 0x8>;
98 interrupts = <16 0x8>;
150 interrupts = <39 0x8>;
161 interrupts = <38 0x8>;
176 interrupts = <32 0x8 33 0x8 34 0x8>;
190 interrupts = <17 0x8>;
196 interrupts = <18 0x8>;
217 interrupts = <35 0x8 36 0x8 37 0x8>;
242 interrupts = <9 0x8>;
252 interrupts = <10 0x8>;
259 interrupts = <11 0x8>;
287 0x8800 0x0 0x0 0x1 &ipic 20 0x8
288 0x8800 0x0 0x0 0x2 &ipic 21 0x8
289 0x8800 0x0 0x0 0x3 &ipic 22 0x8
290 0x8800 0x0 0x0 0x4 &ipic 23 0x8
293 0x9000 0x0 0x0 0x1 &ipic 22 0x8
294 0x9000 0x0 0x0 0x2 &ipic 23 0x8
295 0x9000 0x0 0x0 0x3 &ipic 20 0x8
296 0x9000 0x0 0x0 0x4 &ipic 21 0x8
299 0x9800 0x0 0x0 0x1 &ipic 23 0x8
300 0x9800 0x0 0x0 0x2 &ipic 20 0x8
301 0x9800 0x0 0x0 0x3 &ipic 21 0x8
302 0x9800 0x0 0x0 0x4 &ipic 22 0x8
305 0xa800 0x0 0x0 0x1 &ipic 20 0x8
306 0xa800 0x0 0x0 0x2 &ipic 21 0x8
307 0xa800 0x0 0x0 0x3 &ipic 22 0x8
308 0xa800 0x0 0x0 0x4 &ipic 23 0x8
311 0xb000 0x0 0x0 0x1 &ipic 23 0x8
312 0xb000 0x0 0x0 0x2 &ipic 20 0x8
313 0xb000 0x0 0x0 0x3 &ipic 21 0x8
314 0xb000 0x0 0x0 0x4 &ipic 22 0x8
317 0xb800 0x0 0x0 0x1 &ipic 22 0x8
318 0xb800 0x0 0x0 0x2 &ipic 23 0x8
319 0xb800 0x0 0x0 0x3 &ipic 20 0x8
320 0xb800 0x0 0x0 0x4 &ipic 21 0x8
323 0xc000 0x0 0x0 0x1 &ipic 21 0x8
324 0xc000 0x0 0x0 0x2 &ipic 22 0x8
325 0xc000 0x0 0x0 0x3 &ipic 23 0x8
326 0xc000 0x0 0x0 0x4 &ipic 20 0x8>;
328 interrupts = <66 0x8>;
338 0xe0008300 0x8>; /* config space access registers */
348 0x8800 0x0 0x0 0x1 &ipic 20 0x8
349 0x8800 0x0 0x0 0x2 &ipic 21 0x8
350 0x8800 0x0 0x0 0x3 &ipic 22 0x8
351 0x8800 0x0 0x0 0x4 &ipic 23 0x8
354 0x9000 0x0 0x0 0x1 &ipic 22 0x8
355 0x9000 0x0 0x0 0x2 &ipic 23 0x8
356 0x9000 0x0 0x0 0x3 &ipic 20 0x8
357 0x9000 0x0 0x0 0x4 &ipic 21 0x8
360 0x9800 0x0 0x0 0x1 &ipic 23 0x8
361 0x9800 0x0 0x0 0x2 &ipic 20 0x8
362 0x9800 0x0 0x0 0x3 &ipic 21 0x8
363 0x9800 0x0 0x0 0x4 &ipic 22 0x8
366 0xa800 0x0 0x0 0x1 &ipic 20 0x8
367 0xa800 0x0 0x0 0x2 &ipic 21 0x8
368 0xa800 0x0 0x0 0x3 &ipic 22 0x8
369 0xa800 0x0 0x0 0x4 &ipic 23 0x8
372 0xb000 0x0 0x0 0x1 &ipic 23 0x8
373 0xb000 0x0 0x0 0x2 &ipic 20 0x8
374 0xb000 0x0 0x0 0x3 &ipic 21 0x8
375 0xb000 0x0 0x0 0x4 &ipic 22 0x8
378 0xb800 0x0 0x0 0x1 &ipic 22 0x8
379 0xb800 0x0 0x0 0x2 &ipic 23 0x8
380 0xb800 0x0 0x0 0x3 &ipic 20 0x8
381 0xb800 0x0 0x0 0x4 &ipic 21 0x8
384 0xc000 0x0 0x0 0x1 &ipic 21 0x8
385 0xc000 0x0 0x0 0x2 &ipic 22 0x8
386 0xc000 0x0 0x0 0x3 &ipic 23 0x8
387 0xc000 0x0 0x0 0x4 &ipic 20 0x8>;
389 interrupts = <67 0x8>;
399 0xe0008380 0x8>; /* config space access registers */