Lines Matching defs:sdpcmd_regs
200 struct sdpcmd_regs { struct
201 u32 corecontrol; /* 0x00, rev8 */
202 u32 corestatus; /* rev8 */
203 u32 PAD[1];
204 u32 biststatus; /* rev8 */
207 u16 pcmciamesportaladdr; /* 0x010, rev8 */
208 u16 PAD[1];
209 u16 pcmciamesportalmask; /* rev8 */
210 u16 PAD[1];
211 u16 pcmciawrframebc; /* rev8 */
212 u16 PAD[1];
213 u16 pcmciaunderflowtimer; /* rev8 */
214 u16 PAD[1];
217 u32 intstatus; /* 0x020, rev8 */
218 u32 hostintmask; /* rev8 */
219 u32 intmask; /* rev8 */
220 u32 sbintstatus; /* rev8 */
221 u32 sbintmask; /* rev8 */
222 u32 funcintmask; /* rev4 */
223 u32 PAD[2];
224 u32 tosbmailbox; /* 0x040, rev8 */
225 u32 tohostmailbox; /* rev8 */
226 u32 tosbmailboxdata; /* rev8 */
227 u32 tohostmailboxdata; /* rev8 */
230 u32 sdioaccess; /* 0x050, rev8 */
231 u32 PAD[3];
234 u8 pcmciaframectrl; /* 0x060, rev8 */
235 u8 PAD[3];
236 u8 pcmciawatermark; /* rev8 */
237 u8 PAD[155];
240 u32 intrcvlazy; /* 0x100, rev8 */
241 u32 PAD[3];
244 u32 cmd52rd; /* 0x110, rev8 */
245 u32 cmd52wr; /* rev8 */
246 u32 cmd53rd; /* rev8 */
247 u32 cmd53wr; /* rev8 */
248 u32 abort; /* rev8 */
249 u32 datacrcerror; /* rev8 */
250 u32 rdoutofsync; /* rev8 */
251 u32 wroutofsync; /* rev8 */
252 u32 writebusy; /* rev8 */
253 u32 readwait; /* rev8 */
254 u32 readterm; /* rev8 */
255 u32 writeterm; /* rev8 */
256 u32 PAD[40];
257 u32 clockctlstatus; /* rev8 */
258 u32 PAD[7];
260 u32 PAD[128]; /* DMA engines */
263 char cis[512]; /* 0x400-0x5ff, rev6 */
266 char pcmciafcr[256]; /* 0x600-6ff, rev6 */
267 u16 PAD[55];
270 u16 backplanecsr; /* 0x76E, rev6 */
271 u16 backplaneaddr0; /* rev6 */
272 u16 backplaneaddr1; /* rev6 */
273 u16 backplaneaddr2; /* rev6 */
274 u16 backplaneaddr3; /* rev6 */
275 u16 backplanedata0; /* rev6 */
276 u16 backplanedata1; /* rev6 */
277 u16 backplanedata2; /* rev6 */
278 u16 backplanedata3; /* rev6 */
279 u16 PAD[31];
282 u16 spromstatus; /* 0x7BE, rev2 */
283 u32 PAD[464];
285 u16 PAD[0x80];