Lines Matching refs:ipu_di_write
137 static inline void ipu_di_write(struct ipu_di *di, u32 value, unsigned offset) in ipu_di_write() function
149 ipu_di_write(di, reg, DI_DW_GEN(wave_gen)); in ipu_di_data_wave_config()
160 ipu_di_write(di, reg, DI_DW_GEN(wave_gen)); in ipu_di_data_pin_config()
162 ipu_di_write(di, (down << 16) | up, DI_DW_SET(wave_gen, set)); in ipu_di_data_pin_config()
188 ipu_di_write(di, reg, DI_SW_GEN0(wave_gen)); in ipu_di_sync_config()
202 ipu_di_write(di, reg, DI_SW_GEN1(wave_gen)); in ipu_di_sync_config()
207 ipu_di_write(di, reg, DI_STP_REP(wave_gen)); in ipu_di_sync_config()
271 ipu_di_write(di, v_total / 2 - 1, DI_SCR_CONF); in ipu_di_sync_config_interlaced()
395 ipu_di_write(di, v_total - 1, DI_SCR_CONF); in ipu_di_sync_config_noninterlaced()
490 ipu_di_write(di, clkgen0, DI_BS_CLKGEN0); in ipu_di_config_clock()
498 ipu_di_write(di, (clkgen0 >> 4) << 16, DI_BS_CLKGEN1); in ipu_di_config_clock()
504 ipu_di_write(di, val, DI_GENERAL); in ipu_di_config_clock()
589 ipu_di_write(di, (div << 16), DI_BS_CLKGEN1); in ipu_di_init_sync_panel()
625 ipu_di_write(di, di_gen, DI_GENERAL); in ipu_di_init_sync_panel()
627 ipu_di_write(di, (--vsync_cnt << DI_VSYNC_SEL_OFFSET) | 0x00000002, in ipu_di_init_sync_panel()
638 ipu_di_write(di, reg, DI_POL); in ipu_di_init_sync_panel()
742 ipu_di_write(di, 0x10, DI_BS_CLKGEN0); in ipu_di_init()