Lines Matching refs:WREG32_PCIE_PORT
1323 WREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL, link_width_cntl); in si_set_pcie_lanes()
1629 WREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL, tmp); in si_pcie_gen3_enable()
1646 WREG32_PCIE_PORT(PCIE_LC_CNTL4, tmp); in si_pcie_gen3_enable()
1650 WREG32_PCIE_PORT(PCIE_LC_CNTL4, tmp); in si_pcie_gen3_enable()
1676 WREG32_PCIE_PORT(PCIE_LC_CNTL4, tmp); in si_pcie_gen3_enable()
1683 WREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL, speed_cntl); in si_pcie_gen3_enable()
1697 WREG32_PCIE_PORT(PCIE_LC_SPEED_CNTL, speed_cntl); in si_pcie_gen3_enable()
1765 WREG32_PCIE_PORT(PCIE_LC_N_FTS_CNTL, data); in si_program_aspm()
1770 WREG32_PCIE_PORT(PCIE_LC_CNTL3, data); in si_program_aspm()
1787 WREG32_PCIE_PORT(PCIE_LC_CNTL, data); in si_program_aspm()
1861 WREG32_PCIE_PORT(PCIE_LC_LINK_WIDTH_CNTL, data); in si_program_aspm()
1894 WREG32_PCIE_PORT(PCIE_LC_CNTL2, data); in si_program_aspm()
1932 WREG32_PCIE_PORT(PCIE_LC_CNTL, data); in si_program_aspm()
1948 WREG32_PCIE_PORT(PCIE_LC_CNTL, data); in si_program_aspm()