Lines Matching refs:d16
546 vldmia r0,{d16-d23} @ load context
554 vadd.i64 d16,d30 @ h+=Maj from the past
567 vshr.u64 d24,d16,#28
570 vshr.u64 d25,d16,#34
571 vsli.64 d24,d16,#36
573 vshr.u64 d26,d16,#39
575 vsli.64 d25,d16,#30
576 veor d30,d16,d17
577 vsli.64 d26,d16,#25
613 veor d30,d23,d16
617 vbsl d30,d17,d16 @ Maj(a,b,c)
654 vbsl d30,d16,d23 @ Maj(a,b,c)
693 vadd.i64 d16,d27
696 vshr.u64 d24,d16,#14 @ 4
700 vshr.u64 d25,d16,#18
704 vshr.u64 d26,d16,#41
706 vsli.64 d24,d16,#50
707 vsli.64 d25,d16,#46
708 vmov d29,d16
709 vsli.64 d26,d16,#23
751 vbsl d29,d16,d17 @ Ch(e,f,g)
788 vbsl d29,d23,d16 @ Ch(e,f,g)
828 vadd.i64 d27,d29,d16
837 veor d16,d24,d25
840 veor d16,d26 @ Sigma0(a)
843 @ vadd.i64 d16,d30
850 vadd.i64 d16,d30 @ h+=Maj from the past
863 vshr.u64 d24,d16,#28
866 vshr.u64 d25,d16,#34
867 vsli.64 d24,d16,#36
869 vshr.u64 d26,d16,#39
871 vsli.64 d25,d16,#30
872 veor d30,d16,d17
873 vsli.64 d26,d16,#25
909 veor d30,d23,d16
913 vbsl d30,d17,d16 @ Maj(a,b,c)
950 vbsl d30,d16,d23 @ Maj(a,b,c)
989 vadd.i64 d16,d27
992 vshr.u64 d24,d16,#14 @ 12
996 vshr.u64 d25,d16,#18
1000 vshr.u64 d26,d16,#41
1002 vsli.64 d24,d16,#50
1003 vsli.64 d25,d16,#46
1004 vmov d29,d16
1005 vsli.64 d26,d16,#23
1047 vbsl d29,d16,d17 @ Ch(e,f,g)
1084 vbsl d29,d23,d16 @ Ch(e,f,g)
1124 vadd.i64 d27,d29,d16
1133 veor d16,d24,d25
1136 veor d16,d26 @ Sigma0(a)
1139 @ vadd.i64 d16,d30
1145 vadd.i64 d16,d30 @ h+=Maj from the past
1176 vshr.u64 d24,d16,#28
1179 vshr.u64 d25,d16,#34
1180 vsli.64 d24,d16,#36
1182 vshr.u64 d26,d16,#39
1184 vsli.64 d25,d16,#30
1185 veor d30,d16,d17
1186 vsli.64 d26,d16,#25
1222 veor d30,d23,d16
1226 vbsl d30,d17,d16 @ Maj(a,b,c)
1277 vbsl d30,d16,d23 @ Maj(a,b,c)
1316 vadd.i64 d16,d27
1336 vshr.u64 d24,d16,#14 @ from NEON_00_15
1338 vshr.u64 d25,d16,#18 @ from NEON_00_15
1340 vshr.u64 d26,d16,#41 @ from NEON_00_15
1343 vsli.64 d24,d16,#50
1344 vsli.64 d25,d16,#46
1345 vmov d29,d16
1346 vsli.64 d26,d16,#23
1388 vbsl d29,d16,d17 @ Ch(e,f,g)
1439 vbsl d29,d23,d16 @ Ch(e,f,g)
1479 vadd.i64 d27,d29,d16
1488 veor d16,d24,d25
1491 veor d16,d26 @ Sigma0(a)
1494 @ vadd.i64 d16,d30
1497 vadd.i64 d16,d30 @ h+=Maj from the past
1528 vshr.u64 d24,d16,#28
1531 vshr.u64 d25,d16,#34
1532 vsli.64 d24,d16,#36
1534 vshr.u64 d26,d16,#39
1536 vsli.64 d25,d16,#30
1537 veor d30,d16,d17
1538 vsli.64 d26,d16,#25
1574 veor d30,d23,d16
1578 vbsl d30,d17,d16 @ Maj(a,b,c)
1629 vbsl d30,d16,d23 @ Maj(a,b,c)
1668 vadd.i64 d16,d27
1688 vshr.u64 d24,d16,#14 @ from NEON_00_15
1690 vshr.u64 d25,d16,#18 @ from NEON_00_15
1692 vshr.u64 d26,d16,#41 @ from NEON_00_15
1695 vsli.64 d24,d16,#50
1696 vsli.64 d25,d16,#46
1697 vmov d29,d16
1698 vsli.64 d26,d16,#23
1740 vbsl d29,d16,d17 @ Ch(e,f,g)
1791 vbsl d29,d23,d16 @ Ch(e,f,g)
1831 vadd.i64 d27,d29,d16
1840 veor d16,d24,d25
1843 veor d16,d26 @ Sigma0(a)
1846 @ vadd.i64 d16,d30
1849 vadd.i64 d16,d30 @ h+=Maj from the past
1855 vstmia r0,{d16-d23} @ save context