Lines Matching refs:STM32_PINMUX
153 pinmux = <STM32_PINMUX('A', 15, AF4)>;
162 pinmux = <STM32_PINMUX('G', 5, AF11)>, /* ETH_RGMII_CLK125 */
163 <STM32_PINMUX('G', 4, AF11)>, /* ETH_RGMII_GTX_CLK */
164 <STM32_PINMUX('G', 13, AF11)>, /* ETH_RGMII_TXD0 */
165 <STM32_PINMUX('G', 14, AF11)>, /* ETH_RGMII_TXD1 */
166 <STM32_PINMUX('C', 2, AF11)>, /* ETH_RGMII_TXD2 */
167 <STM32_PINMUX('E', 2, AF11)>, /* ETH_RGMII_TXD3 */
168 <STM32_PINMUX('B', 11, AF11)>, /* ETH_RGMII_TX_CTL */
169 <STM32_PINMUX('A', 2, AF11)>, /* ETH_MDIO */
170 <STM32_PINMUX('C', 1, AF11)>; /* ETH_MDC */
176 pinmux = <STM32_PINMUX('C', 4, AF11)>, /* ETH_RGMII_RXD0 */
177 <STM32_PINMUX('C', 5, AF11)>, /* ETH_RGMII_RXD1 */
178 <STM32_PINMUX('B', 0, AF11)>, /* ETH_RGMII_RXD2 */
179 <STM32_PINMUX('B', 1, AF11)>, /* ETH_RGMII_RXD3 */
180 <STM32_PINMUX('A', 1, AF11)>, /* ETH_RGMII_RX_CLK */
181 <STM32_PINMUX('A', 7, AF11)>; /* ETH_RGMII_RX_CTL */
188 pinmux = <STM32_PINMUX('G', 5, ANALOG)>, /* ETH_RGMII_CLK125 */
189 <STM32_PINMUX('G', 4, ANALOG)>, /* ETH_RGMII_GTX_CLK */
190 <STM32_PINMUX('G', 13, ANALOG)>, /* ETH_RGMII_TXD0 */
191 <STM32_PINMUX('G', 14, ANALOG)>, /* ETH_RGMII_TXD1 */
192 <STM32_PINMUX('C', 2, ANALOG)>, /* ETH_RGMII_TXD2 */
193 <STM32_PINMUX('E', 2, ANALOG)>, /* ETH_RGMII_TXD3 */
194 <STM32_PINMUX('B', 11, ANALOG)>, /* ETH_RGMII_TX_CTL */
195 <STM32_PINMUX('A', 2, ANALOG)>, /* ETH_MDIO */
196 <STM32_PINMUX('C', 1, ANALOG)>, /* ETH_MDC */
197 <STM32_PINMUX('C', 4, ANALOG)>, /* ETH_RGMII_RXD0 */
198 <STM32_PINMUX('C', 5, ANALOG)>, /* ETH_RGMII_RXD1 */
199 <STM32_PINMUX('B', 0, ANALOG)>, /* ETH_RGMII_RXD2 */
200 <STM32_PINMUX('B', 1, ANALOG)>, /* ETH_RGMII_RXD3 */
201 <STM32_PINMUX('A', 1, ANALOG)>, /* ETH_RGMII_RX_CLK */
202 <STM32_PINMUX('A', 7, ANALOG)>; /* ETH_RGMII_RX_CTL */
208 pinmux = <STM32_PINMUX('D', 12, AF5)>, /* I2C1_SCL */
209 <STM32_PINMUX('F', 15, AF5)>; /* I2C1_SDA */
218 pinmux = <STM32_PINMUX('H', 4, AF4)>, /* I2C2_SCL */
219 <STM32_PINMUX('H', 5, AF4)>; /* I2C2_SDA */
228 pinmux = <STM32_PINMUX('A', 11, AF4)>, /* I2C5_SCL */
229 <STM32_PINMUX('A', 12, AF4)>; /* I2C5_SDA */
238 pinmux = <STM32_PINMUX('H', 13, AF9)>; /* CAN1_TX */
244 pinmux = <STM32_PINMUX('I', 9, AF9)>; /* CAN1_RX */
251 pinmux = <STM32_PINMUX('A', 3, AF1)>; /* TIM2_CH4 */
260 pinmux = <STM32_PINMUX('I', 2, AF3)>; /* TIM8_CH4 */
269 pinmux = <STM32_PINMUX('H', 6, AF2)>; /* TIM12_CH1 */
278 pinmux = <STM32_PINMUX('F', 10, AF9)>; /* QSPI_CLK */
287 pinmux = <STM32_PINMUX('F', 8, AF10)>, /* QSPI_BK1_IO0 */
288 <STM32_PINMUX('F', 9, AF10)>, /* QSPI_BK1_IO1 */
289 <STM32_PINMUX('F', 7, AF9)>, /* QSPI_BK1_IO2 */
290 <STM32_PINMUX('F', 6, AF9)>; /* QSPI_BK1_IO3 */
296 pinmux = <STM32_PINMUX('B', 6, AF10)>; /* QSPI_BK1_NCS */
305 pinmux = <STM32_PINMUX('H', 2, AF9)>, /* QSPI_BK2_IO0 */
306 <STM32_PINMUX('H', 3, AF9)>, /* QSPI_BK2_IO1 */
307 <STM32_PINMUX('G', 10, AF11)>, /* QSPI_BK2_IO2 */
308 <STM32_PINMUX('G', 7, AF11)>; /* QSPI_BK2_IO3 */
314 pinmux = <STM32_PINMUX('C', 0, AF10)>; /* QSPI_BK2_NCS */
323 pinmux = <STM32_PINMUX('G', 11, AF6)>; /* UART4_TX */
329 pinmux = <STM32_PINMUX('B', 2, AF8)>; /* UART4_RX */
359 pinmux = <STM32_PINMUX('Z', 4, AF6)>, /* I2C4_SCL */
360 <STM32_PINMUX('Z', 5, AF6)>; /* I2C4_SDA */
369 pinmux = <STM32_PINMUX('Z', 0, AF5)>, /* SPI1_SCK */
370 <STM32_PINMUX('Z', 2, AF5)>; /* SPI1_MOSI */
377 pinmux = <STM32_PINMUX('Z', 1, AF5)>; /* SPI1_MISO */